电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530WA1307M00DG

产品描述CMOS/TTL Output Clock Oscillator, 1307MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

530WA1307M00DG概述

CMOS/TTL Output Clock Oscillator, 1307MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530WA1307M00DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率1307 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压1.89 V
最小供电电压1.71 V
标称供电电压1.8 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
MSP430 AD模块、中断问题,程序进入死循环,跪求指点!
程序目的: 当ADC采样值Temp与参考值target的差在给定区间范围内时,无操作; 当ADC采样值与参考值target的差超出区间上限时,4个LED灯向一个方向轮留灭(同时,逐步增大target的值,目的是使 ......
jeanwongeve 微控制器 MCU
quartus 13.1破解器
:)quartus 13.1破解器,需要的拿去,,自己找了好多地方找到的 ...
aiwings FPGA/CPLD
学习很累!
哎,研究生生活马上过去一半了,回望着一年确实学到了不少东西,感觉自己能力提高了些许,但是还是很多细节的方面需要加强,继续努力,加油!...
电子书 TI技术论坛
关于 MSP430单片机 delay 函数的计算
132771 程序如图 我用的是MSP430 单片机 请问一下 LED灯多久会闪烁一次??我的板子debug 之后没有反应!!!我怀疑是坏了。。。不过有的时候LED灯真的在闪。。。。于是我就一直 ......
1372794486 微控制器 MCU
发现STM32开发板不好的现象
本帖最后由 ddllxxrr 于 2018-7-29 07:39 编辑 STM32的标准库是给移植啥地带来很方便的方案,然而我最近连看了几家的STM32开发板的例程,都有个BSP,死烦人啊。 你家一个BSP,他家一个BSP, ......
ddllxxrr stm32/stm8
哈哈 今天的第一帖又是我发的!~
哈哈 今天的第一帖又是我发的!~...
wanghongyang 淘e淘

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 529  2685  288  2875  398  49  33  19  10  1 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved