电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530BC1258M00DGR

产品描述LVDS Output Clock Oscillator, 1258MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

530BC1258M00DGR概述

LVDS Output Clock Oscillator, 1258MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530BC1258M00DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率1258 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
C6747工程debug时的问题
本人小菜鸡一枚,有问题求助各位大佬。 在CCS5.5中对一个工程进行debug,出来这个“No source available for"0x11801c2c" ”,请问这是什么意思呢?我的板子是不是连接成功了 ......
bbfsherry DSP 与 ARM 处理器
GPIO_Config 是什么意思
GPIO_Config MyGPIOConfig={ 0, GPIO_GPEN_GPXEN_OF(GPIO_used——mask) 0, 0} 这是什么意思啊 ...
xiaoyuge123 DSP 与 ARM 处理器
中国互联网广告投放
中国互联网广告投放趋定向 2006-6-29 广告类垃圾邮件、弹出式广告、插件广告等令网民反感的强迫式广告正逐渐淡出互联网,代之而起的是以搜索引擎广告、“窄告”、分类广告、博客广告等为代表 ......
ehk 无线连接
Power键点亮屏幕的问题
我在程序里面成队使用了: PowerPolicyNotify(PPN_UNATTENDEDMODE,TRUE); PowerPolicyNotify(PPN_UNATTENDEDMODE,FALSE); 为什么要点两次power键才能点亮屏幕?...
lu123jing 嵌入式系统
《无线LED 照明系统的设计应用》下载
无线LED 照明系统的设计应用: 155525 ...
dontium 模拟与混合信号
EEWORLD感谢有你——wateras1
1:2013年您在EEWORLD一共发表了多少主题帖,回复了多少贴子 13年在EE一共发表了119个主题贴,回复了691个帖子 2、2013年您在EEWORLD最难忘的事情是什么?为什么? 13年我在EEWORLD最难忘的是 ......
wateras1 聊聊、笑笑、闹闹

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2290  2746  1901  632  1245  47  56  39  13  26 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved