电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530HC1317M00DGR

产品描述CMOS/TTL Output Clock Oscillator, 1317MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

530HC1317M00DGR概述

CMOS/TTL Output Clock Oscillator, 1317MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530HC1317M00DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率1317 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
UWB定位会像北斗那么精准吗?
前段时间北斗卫星导航系统的部署完成,能够为全球用户提供全天候、全天时、高精度的定位、导航服务,定位服务又一次成了热点。在定位服务风口上的除了北斗,还有适用于室内高精度定位的UWB技术 ......
兰博 无线连接
LED白光荧光粉的配比
最佳答案1. 改变树脂内YAG荧光体浓度之后,LED色区坐标的结果,由图可知只要色坐标是在LED与YAG荧光体两色坐标形成的直线范围内,就可任意调整色调,依此可知YAG荧光体浓度较低时,蓝色穿透光的 ......
探路者 LED专区
有关负电源轨存在(转)
负电源轨与主要的 IC 构件配合使用,例如:数模转换器 (DAC)、模数转换器(ADC)、运算放大器和 GaAs FET 偏置电路等。对称的电源 (轨) 可处理 AC 信号,并且不会产生 DC 偏移。显然,假 ......
qwqwqw2088 模拟与混合信号
线宽与电流关系
线宽与电流关系的经验资料,给大家分享! ...
luxh2017 PCB设计
跟大脑有关五种坏习惯和六种好习惯
一些不良的生活习惯会消耗脑力,使记忆力减退,让大脑提前衰老。 吃得太快。日本神经内科医学博士米山公启说,细嚼慢咽时,大脑皮层的血液循环量会增加,从而激发脑神经的活动,可有效提高脑 ......
HOHO 聊聊、笑笑、闹闹
谁有TMS320F28232PGF和TMS320F28034PNQ的包装说明文档?
请问有没有TMS320F28232PGF和TMS320F28034PNQ的包装说明的文档啊? ...
qizhen 微控制器 MCU

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1112  2480  21  1647  1259  8  44  4  30  42 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved