电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530CB86M0000BGR

产品描述CMOS Output Clock Oscillator, 86MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小268KB,共15页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

530CB86M0000BGR概述

CMOS Output Clock Oscillator, 86MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530CB86M0000BGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率86 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS
物理尺寸7.0mm x 5.0mm x 1.85mm
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.0 7/06
Copyright © 2006 by Silicon Laboratories
Si530/531
关于Altium Designer 制作集成库问题。
为何我.sch和对应的.pcb的原件都画好了,包括对应的3D封装也画好了。而且在model manager 中已经设置好,为何编译集成库的时候,出现以下错误。而且我重新来一遍还是不行。错误图和相应好图也如 ......
xueyongchao8805 PCB设计
串口出现乱码?求救
板子上的串口实际波特率是38461,在pc端接收时38400,请问一下串口接收数据会受影响吗? 开发板电源要求输入的直流电压+5v,电流...
111def 嵌入式系统
ADI(Analog Devices, Inc)北京招聘技术支持工程师
ADI(Analog Devices, Inc)北京招聘技术支持工程师: 工作职责:1. 提供模拟产品包括ADC, DAC,amplifier,RF等产品的技术和应用支持。2. 开发系统参考设计。 要求:1. 具备扎实的模拟、数字、混 ......
ilovmiaomiao 求职招聘
RTL8723DU蓝牙WiFi二合一模块RL-UM02WBS-8723DU规格书
分享用RTL8723DU单频单通道蓝牙WiFi二合一模块RL-UM02WBS-8723DU规格书,其中蓝牙支持到BT4.2 341434 ...
natertech 综合技术交流
Pocket-RIO用户可以借助LabVIEW 平台快速完成 FPGA 开发。
Pocket-RIO是针对工业快速开发和学生创新应用推出的嵌入式开发平台。内嵌Xilinx SPARTAN-6 FPGA,用户可以借助LabVIEW 平台快速完成 FPGA 开发。80路DIO,可控制电机。 I/O 可编程配置。Pocket- ......
MangoTree FPGA/CPLD
驱动器中没有软盘。请在驱动器 G:中插入软盘
我在打开DXP的时候老是跳出:“驱动器中没有软盘。请在驱动器 G:中插入软盘”的提示,求高手帮我解决这一问题!...
tiandi 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1854  1402  1318  1174  1743  34  29  48  12  51 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved