电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530BB640M000DGR

产品描述LVDS Output Clock Oscillator, 640MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

530BB640M000DGR概述

LVDS Output Clock Oscillator, 640MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530BB640M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率640 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
无线设备难以安装(3)——我们担心什么?
谬误之二:无线设备难以安装 这个谬误中存在一个明显的误解:其实使用无线现场网络,完全不必铺设到各个设备的电缆――跟有线系统比较起来,这就已经使安装简单不少。事实上无线技术最吸引人 ......
小瑞 无线连接
设计的atmega16A 实验板无法下载程序
实验板上留有JTAG口,没有上拉电阻,系统供电为3.3V。下载的硬件是 深圳微雪的 下载器,提供ISP和JTAG,在购买的开发板上都可以进行下载。尝试给实验板JTAG口上拉电阻,同样无法下载; 尝试用IS ......
selfstudy Microchip MCU
补充: linux设备驱动程序(中文第三版) 2.6内核(完整版)
前面有个贴的 附件只有11章,这个较完整,有18章的中文版!!! ...
219zhou Linux开发
TI的DSP仿真器海关HS code是啥……
万能的友邻啊 DSP仿真器在海关应该怎么报啊…… 从 TI 买了个仿真器 他们自己竟然不知道HS Code 联邦快递 让我去问TI,TI让我问联邦快递……正常来讲这个都是附在外包装上的啊…可是联邦快递不 ......
southwolf1813 DSP 与 ARM 处理器
BeagleBone U-Boot编译及添加Ext4支持
按照sitara-linuxsdk-sdg-05.04.01.00.pdf AMSDK u-boot User's Guide 编译MLO u-boot.img,启动时出现如下错误:Uncompressing Linux... done, booting the kernel. _omap_mux_get_by_name: ......
黑非拉 DSP 与 ARM 处理器
单片机学习大全
新人报道献上资源帖http://yunpan.cn/QNVvfKeREPh53...
freecale 51单片机

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 164  1915  1761  1129  2609  22  7  19  30  10 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved