电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530FA25M0000DG

产品描述LVDS Output Clock Oscillator, 25MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

530FA25M0000DG概述

LVDS Output Clock Oscillator, 25MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530FA25M0000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率25 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
出售几块板子
包括 特权的以前240卖现在180卖的那款 altera的板子 黑金的adda模块 好像是20m采样率 xilinx spartan 3e 500e 的核心板可以和黑金的adda模块匹配 xilinx的下载线支持10pin和14pin altera的 ......
zgj250 淘e淘
嵌入式开发经典网站合集
http://www.vckbase.com 程序员联合开发网 http://www.itxxh.cn 嵌入式研发之家 http://www.eeworld.net> eeworld http://www.codeguru.com CODEGURU http://www.codeproject.net ......
zdy2005 嵌入式系统
【EEworld原创教程讨论】后面能讲到更多的模块
例如DMA,PMM等模块,平常没用过,但是很多都带了,最好是连电路和实际用途中的常见问题也讲一下 还有就是IAR的各种错误及解决办法,这个一直很难见到全部的...
平行电 微控制器 MCU
明天TI 深圳研讨会开始了,谁去?
明天TI研讨会深圳站就要开始了,大家有空就去看看吧! 我觉得这样的会,现场报到都可以,所以,有时间就拿着名片去吧。 详情:https://bbs.eeworld.com.cn/thread-110135-1-1.html 如果参 ......
soso 单片机
F7-Discovery开发板体验
本帖最后由 cedar_xuesong 于 2015-10-15 09:04 编辑 1. 致谢首先感谢ST举办F7大赛活动,让我们能体会到F7的高性能和易用性;其次感谢咱们论坛的版主,忙前忙后,各位辛苦了 2. 体验F7 1 ......
cedar_xuesong stm32/stm8
示波器应用基础知识
示波器应用基础知识...
程序天使 工业自动化与控制

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 175  2595  177  1378  50  36  11  22  23  5 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved