电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530BB372M000DGR

产品描述LVDS Output Clock Oscillator, 372MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

530BB372M000DGR概述

LVDS Output Clock Oscillator, 372MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530BB372M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率372 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
西门子RF放大器维修(转帖)
故障现象:Siemens Impact/1 .OT磁共振断层扫描仪。开机后,计算机自检正常,但RF射频系统Downloading不能完成,在控制台的错误报告中提示射频系统处在Standby off状态,使用主菜单下的System/st ......
dtcxn 医疗电子
请教一个定时引入的问题,太疑惑了!
我需要控制9313芯片就用了定时器3来定时,代码如下 定时1ms,从示波器看很准确。 void Delay(int time) //1ms { /* unsigned int val = (PCLK>>3)/1000 - 1; //1ms v_pPWMregs->rTCFG0 & ......
lxd1227 嵌入式系统
买开发板时附送的AT89S51实例教程和单片机工具
买开发板时附送的AT89S51实例教程和单片机工具,感觉还有些用处,给大家分享一下,希望对大家有些帮助。。。:)...
zjk103 51单片机
西安校园招聘会开始了【2009 10 16 更新】
西安电子科技大学北校区近期招聘会安排招聘时间 招聘场地 单位名称 10月9日下午4:00—6:00 图书馆三楼报告厅 IBM宣讲会 10月12日下午2:30—6:00 J-114 中国航天科工集团第九研究院 ......
gauson 求职招聘
赌上你的人生阅历,猜一猜这是什么?
不多言,上图,堵上你的人生阅历,猜吧猜吧,拼阅历的时候到了:pleased:230419 230418 ...
nmg 单片机
基于人脸识别的自动打卡健走计时系统
本帖最后由 alanlan86 于 2022-10-23 17:04 编辑 作品名称:基于人脸识别的自动打卡健走计时系统 作者:alanlan86 作品简介 受到新冠疫情的影响,大家对于自身的身体健康 ......
alanlan86 DigiKey得捷技术专区

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 859  801  482  2049  2208  33  12  13  43  35 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved