电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530BB367M000DGR

产品描述LVDS Output Clock Oscillator, 367MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

530BB367M000DGR概述

LVDS Output Clock Oscillator, 367MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530BB367M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率367 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
卫星DVB在因特网接入业务中的应用
【摘 要】介绍了卫星 "#$ 接入因特网的应用模式,采用卫星回传信道时的系统组成以及需要解决的问题,并展望了其应用前景。...
JasonYoo 嵌入式系统
新手求教,GPIO中断中物理中断和逻辑中断关联
新手求教。(芯片ep9315,环境:wince5.0) 我想将GPIO12设为中断, 看到论坛里有两种方法:静态映射和动态映射;都没太明白。 我的程序是看论坛后拼凑的,好像物理中断和逻辑中断关联不上 ......
popstar 嵌入式系统
【 ST NUCLEO-H743ZI测评】(2)初体验 以太网测试
本帖最后由 bigbat 于 2019-2-22 11:52 编辑 继续上篇点亮LED之后,开始测试以太网。板子由ST公司提供,板子资料 这是我比较关心的部分。开始我使用STM32CubeMX来进行网络部分的测试,但是 ......
bigbat stm32/stm8
MSP430使用心得
1、430片子最大的优点低功耗哇,做过一个小项目,主要实现电压的采集以及问的采集,通过485与上位机通讯,定时将采集到的数据返回,外加控制一个5V输出的通断,感觉片子的ADC精度不是很高,这次 ......
liuxiang5119 微控制器 MCU
求StellarisWare软件库中图形库说明中文版!
求StellarisWare软件库中图形库说明中文版!...
wzp2007 微控制器 MCU
wince5.0 编译出来的Mediaplay不能用
小弟在wince5.0中加入和Midiaplay,但是却不能用,提示“unable to initialize player"。 该加的组件我都已经加上去了,为什么不能用呢? 在网上搜索了一下,有个老外也遇到这个问题,他”Era ......
ford5404 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1025  197  860  1854  2497  33  48  21  34  24 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved