电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530AA100M000BGR

产品描述LVPECL Output Clock Oscillator, 100MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小268KB,共15页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

530AA100M000BGR概述

LVPECL Output Clock Oscillator, 100MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530AA100M000BGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率100 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸177.8mm x 127.0mm x 41.91mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.0 7/06
Copyright © 2006 by Silicon Laboratories
Si530/531
广告贴,你会看么?
最近坛子里有朋友提出要对广告贴进行整理, 那么,大家说说看:咱《信息发布》专区的广告贴,都谁在看? 哪方面的广告对你是有价值的?哪方面的广告对你毫无意义?...
soso 为我们提建议&公告
有关红外对管的问题求助(附上图,新修改)
本人最近要用到红外对管,不用要求什么距离,就是要判断对管之间有没有物体。请问一下,红外发射管是不是赋予电流时就会发射红外线,接受管如果接受到红外线后是不是发亮,然后接受管相当于0电 ......
startt 模拟电子
新人提问,连续两个反相器所做什么用的?
有的芯片内部有连续两个反相器的结构,想知道这有什么用吗?直接一根线过来电平不也是一样的吗??求前辈赐教啊!!!...
lllxxq141592654 模拟电子
EEWORLD大学堂----基于Verilog HDL的FPGA设计和FPGA应用(英特尔官方教程)
基于Verilog HDL的FPGA设计和FPGA应用(英特尔官方教程):https://training.eeworld.com.cn/course/5564详细讲解了Verilog硬件描述语言基础及设计方法,然后以数字电路中应用广泛的分频器为例 ......
Lemontree FPGA/CPLD
HM62256实验资料
这是HM62256的实验流程资料 串口通讯部分解决了 就是对HM62256的读写还没有解决 谁能帮帮忙...
backhuli 51单片机
机顶盒DDR2电源问题
有个问题和大家讨论一下,我已经没招了,不知道各位大神们有什么高见啊。 我是做STB(机顶盒)设计的,最近遇到一个很头疼的问题,平台的大概配置是: CPU+DDR2+DVBC silicon Tuner+3.3V power ......
xiaoyu07057 电源技术

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 135  2711  2468  682  871  22  29  10  54  51 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved