电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531MB463M000BGR

产品描述LVPECL Output Clock Oscillator, 463MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小268KB,共15页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

531MB463M000BGR概述

LVPECL Output Clock Oscillator, 463MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531MB463M000BGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率463 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.0 7/06
Copyright © 2006 by Silicon Laboratories
Si530/531
PCI接口卡设计的问题
PCI接口卡设计的问题: 1.如果电脑上的PCI槽是5V槽,是不是从槽上只能获得5V电源?3.3V的电源不能获取?而且只能设计成5V的PCI接口卡?如果PCI卡上需要3.3V电源,只能从5V转换得到? 2.假如 ......
moffice 嵌入式系统
其实每个创业的人都觉得自己是最聪明的
天道酬勤,其实每个创业的人都觉得自己是最聪明的,都多多少少的自以为是了,运气好的就成功,运气差的就当交学费。关键是要坚持到底还要不断学习,这家烤鱼,朋友的朋友开的,从口味上,是成功 ......
lishile88 聊聊、笑笑、闹闹
急问一个关于WINDOWS MOBILE程序界面UI的问题!
各位大侠,小弟初学WM6编程,现在要作个UI。问题是我用VC++2005,用WIN32来写。大家都知道,在windows mobile 里面,当进入一个文件夹的时候,titlebay的下面一行,即总体第二行会显示文件的路 ......
aa55 嵌入式系统
提问+flash磨损均衡算法如何实现
使用过铁电的都知道,其存储次数基本是没有限制的,但其价格太贵,很多时候我们不得不考虑用flash来代替铁电,但flash是寿命有限,为此我们不得不使用磨损均衡算法,那么大家有没有什么好的方法 ......
zhaojun_xf stm32/stm8
求一个能和android手机实现高速USB通信的方案
求一款能和android通过USB连接,能实现USB-HS高速通信的单芯片方案,最好是低成本的。 ...
littleshrimp 国产芯片交流
Computer Power User (CPU) 杂志
219627 219628 ...
dcexpert 下载中心专版

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1019  2502  1347  2346  2786  50  8  1  25  4 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved