电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530NA70M0000DG

产品描述LVDS Output Clock Oscillator, 70MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

530NA70M0000DG概述

LVDS Output Clock Oscillator, 70MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530NA70M0000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率70 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
看东芝在线展会视频,听权威汽车技术讲解!
你想象中的未来汽车是什么样子的呢?{:1_113:} >>>看东芝在线展会视频,听权威汽车技术讲解!点此了解更多 ...
eric_wang 汽车电子
为什么DM8168启动会自动复位
DM8168启动会自动复位,可能是什么原因?会不是是因为芯片温度过高...
shenqing DSP 与 ARM 处理器
【电阻主题月】系列活动颁奖!
【电阻主题月】活动已经结束,赶紧来看看,你获奖了吗? 请以下获奖的朋友把您的姓名、手机、邮寄地址、公司名称、所从事领域、职位、QQ、常用邮箱通过邮箱的方式发到xulinglong@eeworld.com.cn ......
EEWORLD社区 分立器件
TPS61046在光通信中双输出的应用
光通信应用经常需要从+3.3V的输入电源升压得到一组正负电压,比如+/-20V,常见的做法是用两颗芯片分别去产生+20V和-20V输出,这种方案体积会比较大,对面积敏感的应用无法满足要求。本文在TI ......
qwqwqw2088 能源基础设施
意法半导体(ST)为STR91x的用户提供免费的TCP/IP协议栈
STMicroelectronicsDeliversFreeTCP/IPStackforSTR91xDesignersLow-footprint,vendor-supportedstackacceleratesEthernet-baseddevelopmentusingnetwork-focusedMCUfamilyGeneva,February2 ......
bdywsled stm32/stm8
汪涵语录
1.我父亲是江苏人,母亲是湖南人,他们说我是个“江湖人”。 2.黑夜给了我黑色的眼睛,我却要用它去戴博士伦。 3.神是有责任的,他们每天都要到他们的上司——玉皇大帝那去打卡签到。 4.都说 ......
shuangshumei 聊聊、笑笑、闹闹

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2698  2258  2213  1869  221  9  46  23  58  44 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved