电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531BA369M000DGR

产品描述LVDS Output Clock Oscillator, 369MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

531BA369M000DGR概述

LVDS Output Clock Oscillator, 369MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531BA369M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率369 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
【国民技术N32G430】2、资料与环境安装
【国民技术N32G430】1、开箱 - 国产芯片交流 - 电子工程世界-论坛 (eeworld.com.cn) 这款开发板开发环境是keil下开发,当然也可以使用vscod、IAR等进行开发。国为我原来N32G45XVL是用keil开 ......
lugl4313820 国产芯片交流
ADI,我要放弃你!!!!!
放弃ADI的原因: 1、找过去的同事的公司邮箱申请样片,ADI硬说是免费邮箱,不通过!!! 2、用几个三极管就可以搞定的电路,你硬是要卖N个刀拉。 ADI,你和其它美国佬有什么不同? 本 ......
dontium ADI 工业技术
PIC16F630-676中文版数据手册
这个资料是PIC16F630-676的中文版数据手册,翻译的很不错,适合英文不太好的朋友。...
qwestar_avr Microchip MCU
求一个用51单片机控制AD9951做信号源的程序啊!
最近做一个信号源,但是对9951不太了解,编程不会啊,哪位给个程序把!...
no_define 嵌入式系统
uTenux操作系统内核API之邮箱
关于操作系统邮箱的相关概念在手册中以提到,在这里详细介绍一下如何创建消息包! 邮箱功能的消息内容放置在发送方和接收方的内存中,因此,实际发送和接收的只有位于这片内存的 ......
zhangzl 嵌入式系统
发帖形式的问题
现在我的编辑模式为高级模式,那之前的我不知道怎么称呼,就称之为低级模式了 首先建议低级模式的插图功能加上插入本地图片的功能,不能发图很不方便,如果发图就要变成高级模式,那低级模式存 ......
mmmllb 为我们提建议&公告

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2190  701  618  2930  301  13  37  55  15  58 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved