电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531MA844M000BGR

产品描述LVPECL Output Clock Oscillator, 844MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小268KB,共15页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

531MA844M000BGR概述

LVPECL Output Clock Oscillator, 844MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531MA844M000BGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率844 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.0 7/06
Copyright © 2006 by Silicon Laboratories
Si530/531
wince驱动本身是在用户态运行的,为什么要通过系统调用去调用驱动程序?不这么做行吗?系统调用有没有使程序陷入内核态呢?
wince驱动本身是在用户态运行的,为什么要通过系统调用去调用驱动程序?不这么做行吗?系统调用有没有使程序陷入内核态呢...
sxfzdw 嵌入式系统
结题——单身狗治愈忧伤:TI 买买买!
再次感谢我们神奇的小编主笔:pleased: 大家好,我是小编。今天是2018年11月12日。一万点防御BUFF加持也无法弥补昨天给我带来的伤害。今天不想上班,因为昨天小编我又当了一次“双十一编外 ......
soso TI技术论坛
袋鼠于笼子的关系
一天动物园管理员发现袋鼠从笼子里跑出来了,于是开会讨论,一致认为是笼子的高度过低。所以他们决定将笼子的高度由原来的10米加高到20米。结果第二天他们发现袋鼠还是跑到外面来,所以他们又决 ......
l380730475 聊聊、笑笑、闹闹
出几个自己做的SWD的Jlink
出几个自己做的三线Jlink,当时项目需求,所以就做了几块样板,结果用不了这么多了。 现在出售,三根线可以下载或者调试的。 可以发套件,自己焊接的。 价格绝对最低,因为是项目板子,所以 ......
gaochy1126 淘e淘
“抢EE新年福袋——晒我这里的新年”舞龙
本帖最后由 Orima 于 2016-2-12 17:01 编辑 春节舞龙又称舞龙、龙灯舞,是中国独具特色的汉族民俗娱乐活动。从春节到元宵灯节,中国城乡广大地区都有耍龙灯的习俗。传说龙能行云布雨、消灾降 ......
Orima 聊聊、笑笑、闹闹
X86下CE的LOGO问题
我是用的DOS+LOADCEPC的方式启动内核,进入系统之前会有NK的解压过程,然后跳转到某地址。 问题:在解压NK和跳转过程会有个黑屏了阶段,这段时间还满长的。看着也不太舒服。各位做过这方面的 ......
niantianxia 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 298  1885  619  1278  1425  34  3  40  41  42 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved