电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531RB449M000DG

产品描述LVPECL Output Clock Oscillator, 449MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

531RB449M000DG概述

LVPECL Output Clock Oscillator, 449MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531RB449M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率449 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
还是说说80后在工作中的优点吧
前几天跟一个在人大做老师的同学聊天,说着说着又说到了80后的问题。她对80后依然持否定态度,但是倒没有像我们通常所说的理由:80后是中国第一代独生子女,没有经历过困难时期。她从另一角度来 ......
向农 工作这点儿事
BOOST电路
314773 请问的的BOOST电路有什么问题吗? 为什么给输入到0.几伏稳压源就保护了。之后稳压源就算降到0V也有零点几安的电流 BOOST电路对电容有什么要求啊?电解电容可以不? ...
735978414a 电子竞赛
winCE平台下.net编程怎样访问硬件的寄存器地址?
windowsCE 5.0中使用.net做开发,怎么才能访问底层硬件的寄存器的地址呢?比如并口的读写寄存器等等,上网搜了一圈,没找到什么资料啊,这里高手云集,呵呵,知道的兄弟告诉一声 感激不尽啊...
hjwahjl 嵌入式系统
FPGA会不会内存溢出
IOWR_ALTERA_AVALON_TIMER_PERIODL(TIMER1_BASE,100000000);//先给赋值再开始计数,否则计数值为零IOWR_ALTERA_AVALON_TIMER_PERIODH(TIMER1_BASE,100000000>>16);PERIODL为16位寄存器, ......
tianma123 FPGA/CPLD
这里的朋友应该每天看下这个PPT~~~
这里的朋友应该把这个每天看下这个PPT~~~ 可能一遍还不够,几遍也可以~~~ 不信你试试:P...
open82977352 聊聊、笑笑、闹闹
OMAP5912 嵌入式开发平台
OMAP(Open Multimedia Applications Platform)是美国德州公司(TI)推出的专门为支持第三代(3G)无线终端应用而设计的应用处理器体系结构。OMAP处理器平台堪称无线技术发展的里程碑,它提供 ......
rain 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 319  2632  2714  1133  2392  7  37  40  38  59 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved