电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530NB876M000DG

产品描述LVDS Output Clock Oscillator, 876MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

530NB876M000DG概述

LVDS Output Clock Oscillator, 876MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530NB876M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率876 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
【直播回顾】4月24日ADI MEMS技术和产品解析(含直播PPT、直播回放、QA汇总)
直播时间:2018年4月24日 直播内容: 介绍MEMS加速计与陀螺仪的工作原理、设计中遇到的挑战与解决办法 MEMS传感器参数所代表的意义 有趣的应用分享 深入洞悉利用MEMS传感器所实现 ......
EEWORLD社区 机器人开发
求助:PDA中Picturebox画点
新手求教:如题,想在PDA的Picturebox中画点,已知点的坐标,pda的Picturebox中没有paint,怎么画呢?...
zhengkangshan 嵌入式系统
【EEW世界杯赌场】赌球进行时,巴西对荷兰&乌拉圭对加纳速度下注~~~
世界杯如火如荼进行中,四分之一决赛开赛之际,EEW世界杯赌场盛大开赌了~~~ 赌球了赌球了~~来猜猜巴西和荷兰,乌拉圭和加纳的比赛啊~~~ 巴西对荷兰下注截止时间:2010.7.2 22:00:00 乌拉 ......
open82977352 聊聊、笑笑、闹闹
问一个初级问题,ADC校验后校验值有没有用?
有用的话是用在什么地方?...
山之鹰 stm32/stm8
IR电子镇流器设计软件介绍
高档次电子镇流器的设计一直是照明行业的普遍任务,众多的工程师为此耗费了大量的时间和精力去进行电路设计,并进行大量的设计-改进-再设计-再改进的过程,不仅要做大量的重复劳动,还要延误许多时 ......
zbz0529 电源技术
智能型节能灯泡
部分亮电灯泡,更加环保节能 我们家里使用的灯,基本都是全部亮的,房子的每个地方 都可以照到。不过实际上,我们需要照明的地方可能就只 有某一部分地方,那么其它地方的光似乎就有些浪费了 ......
xyh_521 创意市集

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 668  1061  1974  1576  2734  28  24  14  58  42 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved