电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531RB364M000DG

产品描述LVPECL Output Clock Oscillator, 364MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

531RB364M000DG概述

LVPECL Output Clock Oscillator, 364MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531RB364M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率364 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531

推荐资源

TPS53355 纹波注入电路的设计
Frank Xiao TPS53355作为D-CAP 模式的代表芯片,具有优异的负载动态响应性能,以及非常简单的外部电路设计要求,被广泛应用于交换机,路由器以及服务器等产品中。D-CAP模式不同于定频电压和 ......
alan000345 模拟与混合信号
有电容测量电路吗
我怎么饿找不到...
linbo411 单片机
美国TI行--第一日
本帖最后由 paulhyde 于 2014-9-15 03:37 编辑 享用完WESTIN酒店丰盛的早餐之后,我们来到了TI公司Dallas总部,在这里正式开始了我们的美国TI行。 首先由TI的副总裁Art George做了一个 ......
luo394602370 电子竞赛
EEWORLD大学堂----哪种触摸屏控制器最抗噪声——赛普拉斯Gen5 独步全球
哪种触摸屏控制器最抗噪声——赛普拉斯Gen5 独步全球:https://training.eeworld.com.cn/course/2002前十大手机厂商有九家采用的触摸屏控制器--赛普拉斯的Truetouch 系列! Gen5 触摸屏控制器是 ......
chenyy 消费电子
采用PIC16F639的被动无钥门禁系统设计
本文讨论了利用PIC16F639 MCU实现智能被动无钥门禁(PKE)应答器的设计电路示例。为使被动无钥门禁(PKE)系统可靠地工作,系统设计工程师必须考虑基站命令信号的输出功率、应答器的输入灵敏度、天 ......
JasonYoo Microchip MCU
《我行我SHOW> 视频第二集,IC卡开啤酒瓶盖
http://player.youku.com/player.php/sid/XMjUwNTY3MDg0/v.swf...
tagetage DIY/开源硬件专区

热门文章更多

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2859  957  304  2725  923  58  20  7  55  19 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved