电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530RA786M000DG

产品描述LVPECL Output Clock Oscillator, 786MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

530RA786M000DG概述

LVPECL Output Clock Oscillator, 786MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530RA786M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率786 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
TL5708开发板IPC通信FFT数据的解读
# TL5708开发板IPC通信FFT数据的解读 **目录 (Table of Contents)** ## 一、实际设定的波形参数 给DSP核输入的信号是这样的:初始化时域数据,此处设置一个50Hz、100Hz、200Hz、500Hz的 ......
bqgup 创意市集
关于学习arm还是dsp 或者fpga
我现在大三,只了解过51,自学过430, 大四想学点别的,是学m3 还是dsp或者fpga ,求有经验者帮先忙给点意见。 ...
sunxg 微控制器 MCU
【开发工具之间的“冲突”
一个困扰了我3月有余的问题!!终于解决了,给大家分享,希望大家以后不要在范这样的错误啦~~~ 3月前,我在电脑上装了uT-studio(eclipse-gcc),虽然安装过程很繁琐(还要装很多小工具)但是 ......
Missque 嵌入式系统
DSP28335中,QEP 索引事件 是指什么?
DSP28335中,QEP 索引事件 是指什么? 还有 整个 QEP的工作原理 求教...
寒风吹屁股 DSP 与 ARM 处理器
这个图交流为什么不能放大????
84901...
boofeng2002 模拟电子
EEFPGA 复位管脚在哪
申请的EEFPGA板子已经弄好了,仔细一看没发现复位管脚。我拷贝了EE-FPGA的第一个点亮LED程序,再分配管脚的时候却没有给复位管脚分配。不解。哎 本帖最后由 zw357234798 于 2011-10-16 12:31 ......
zw357234798 FPGA/CPLD

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2573  2691  2802  1448  1015  42  10  21  51  37 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved