电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

74FR9244SCX

产品描述Bus Driver, FR/FASTR Series, 1-Func, 9-Bit, True Output, TTL, PDSO24, 0.300 INCH, MS-013, SOIC-24
产品类别逻辑    逻辑   
文件大小41KB,共5页
制造商Fairchild
官网地址http://www.fairchildsemi.com/
下载文档 详细参数 全文预览

74FR9244SCX概述

Bus Driver, FR/FASTR Series, 1-Func, 9-Bit, True Output, TTL, PDSO24, 0.300 INCH, MS-013, SOIC-24

74FR9244SCX规格参数

参数名称属性值
是否Rohs认证不符合
厂商名称Fairchild
零件包装代码SOIC
包装说明SOP, SOP24,.4
针数24
Reach Compliance Codeunknown
控制类型ENABLE LOW
系列FR/FASTR
JESD-30 代码R-PDSO-G24
JESD-609代码e0
长度15.4 mm
逻辑集成电路类型BUS DRIVER
最大I(ol)0.064 A
位数9
功能数量1
端口数量2
端子数量24
最高工作温度70 °C
最低工作温度
输出特性3-STATE
输出极性TRUE
封装主体材料PLASTIC/EPOXY
封装代码SOP
封装等效代码SOP24,.4
封装形状RECTANGULAR
封装形式SMALL OUTLINE
包装方法TAPE AND REEL
电源5 V
Prop。Delay @ Nom-Sup6 ns
传播延迟(tpd)8 ns
认证状态Not Qualified
座面最大高度2.65 mm
最大供电电压 (Vsup)5.5 V
最小供电电压 (Vsup)4.5 V
标称供电电压 (Vsup)5 V
表面贴装YES
技术TTL
温度等级COMMERCIAL
端子面层Tin/Lead (Sn/Pb)
端子形式GULL WING
端子节距1.27 mm
端子位置DUAL
宽度7.5 mm
Base Number Matches1

文档预览

下载PDF文档
74FR9244 9-Bit Buffer/Line Driver with 3-STATE Outputs
April 1991
Revised August 1999
74FR9244
9-Bit Buffer/Line Driver with 3-STATE Outputs
General Description
The 74FR9244 is a non-inverting 9-bit buffer and line driver
designed to be employed as memory and address driver,
clock driver and bus-oriented transmitter/receiver.
Features
s
3-STATE outputs drive bus lines or buffer memory
address registers
s
Outputs sink 64 mA and source 15 mA
s
Guaranteed multiple output switching, 250 pf delays and
pin-to-pin skew
s
Guaranteed 4000V minimum ESD protection
s
9-Bit architecture for systems carrying parity
Ordering Code:
Order Number
74FR9244SC
74FR9244SPC
Package Number
M24B
N24C
Package Description
24-Lead Small Outline Integrated Circuit (SOIC), JEDEC MS-013, 0.300 Wide
24-Lead Plastic Dual-In-Line Package (PDIP), JEDEC MS-100, 0.300 Wide
Devices also available in Tape and Reel. Specify by appending the suffix letter “X” to the ordering code.
Connection Diagram
Pin Descriptions
Pin Names
OE
1
,–OE
2
I
0
–I
8
O
0
–O
8
Description
Output Enable Input (Active-LOW)
Inputs
Outputs
Truth Table
OE
1
H
X
L
L
H
=
HIGH Voltage Level
L
=
LOW Voltage Level
X
=
Immaterial
Z
=
High Impedance
OE
2
X
H
L
L
I
n
X
X
H
L
O
n
Z
Z
H
L
© 1999 Fairchild Semiconductor Corporation
DS010913
www.fairchildsemi.com

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1288  532  732  481  1283  16  51  10  48  18 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved