电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531KA357M000DGR

产品描述CMOS/TTL Output Clock Oscillator, 357MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

531KA357M000DGR概述

CMOS/TTL Output Clock Oscillator, 357MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531KA357M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率357 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压1.89 V
最小供电电压1.71 V
标称供电电压1.8 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
LPC2478中几个时钟频率的解释
全英文的datasheet中出现了CCLK,PCLK等几个名称,它们具体的含义如下: LPC2478中有3个晶振。一个为Main Oscillator, 一个为Internal RC Oscillator,一个为RTC Oscillator. Internal ......
Jacktang DSP 与 ARM 处理器
学习PIC24之AD转换
刚刚开始上手的时候,从官网上下载了pic24AD的技术文档,看了很久它的寄存器配置,希望知道AD模块所有的功能,手动,自动,定时,中断,,,,然后自己写了一些AD采样的代码,但是运行调试的时 ......
512213634 Microchip MCU
关于复位的一些疑惑
为什么两个要求的时间不一样一个是4ms一个是20us...
ylwhut111 stm32/stm8
pos机的出场号?
有没有哪个函数可以直接读出pos机的出场号...
zhpuffin 嵌入式系统
7寸LCD屏的选择真纠结
{:1_122:}如题,做QT图形界面,用的是TX2440A的开发板,开发板自带的是3.5寸的屏,但是因为屏太小,不够装下做的界面,所以想要弄一块7寸的屏。去天祥的官网查了下,上面说的是用的是群创的7寸 ......
郑小气聋子 ARM技术
求助:一个S60安装的问题
我安装了S60 SDK,当然,前期的activeperl和JRE也装好了 进行abld build也成功了 可为什么模拟器打不开呢。我看了进程运行表,EPOC.EXE一打开,马上关掉 求助各位大虾!!!谢谢了!!!...
neckfully 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 666  1898  2297  168  1554  39  28  38  19  12 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved