电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530QC761M000DGR

产品描述CMOS/TTL Output Clock Oscillator, 761MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

530QC761M000DGR概述

CMOS/TTL Output Clock Oscillator, 761MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530QC761M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率761 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
请问版主STM8S的防震能力怎么样?
最近使用STM8S903K3的产品在跌落/球击测试中有几台出问题,跌完之后发现MCU的VDD与VSS短路或者阻抗变得很小,完全没法开机,换一个新的芯片就一切正常了。以前用freescale的JL8/FL8都完全 ......
nanhe stm32/stm8
关于SAM R21和CC2530点播通讯的问题
SAM R21能和2530组网点播通讯吗,如果能,双方哪些地方需要注意修改一下。另外,如果有大神试过,双方来回互传数据速度快不快。 本人小白。。。。。。 ...
wpc1994 Microchip MCU
求助,想做一个AVR ISP下载线
前段时间才知道AVR的下载线分ASP和ISP, 发现我买的是ASP,不能串口通信,当时图不用装驱动悲剧了啊 刚好实验室找了块atmega8,所以想自已做个下载线, 网上找了个电器图感觉可以再简化点, ......
石玉 单片机
[学习笔记]了解开发板-1
本帖最后由 w545029118 于 2014-7-13 20:25 编辑 前言 突然寄到快递的电话,没想到是几天前申请的helper2416开发板到了,算是惊喜了一把。这里要先感谢下君益兴,咱会尽量多贴些学习笔记 ......
w545029118 嵌入式系统
弱问:我的程序加到DSP
我的DSP程序是关于网口,用ADDS-HPUSB-ICE,下载线加到DSP代码空间,是不是每次起动都要手动加载呢,现在我的网口功能好象起不作用,不能上网,...
liangjiansd DSP 与 ARM 处理器

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 991  875  2399  83  346  18  52  30  43  12 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved