电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530UC189M000DGR

产品描述CMOS/TTL Output Clock Oscillator, 189MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

530UC189M000DGR概述

CMOS/TTL Output Clock Oscillator, 189MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530UC189M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率189 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
【MicroPython】控制LED
在MicroPython中有4个LED,控制LED是比较容易的,基本方法如下: pyb.LED(id),定义一个LED对象,id 是LED序号, 1-4. led.on(),亮灯 led.off(),关灯 led.toggle(),翻转 led.int ......
dcexpert MicroPython开源版块
专业提供电话终端产品
专业提供电话终端产品 1)模块类 PH8809、PH8810模拟电话接口模块是专门用于研制开发、生产配套的终端功能模块。低功耗设计是其主要特点。该系列产品是由专业从事特种话机通讯多年的研发人员 ......
lijun321 嵌入式系统
E题求助!!!!
寻求E题方案! ...
我要的简单爱 电子竞赛
SATA硬盘的直接读写
要求: 1、用FPGA或DSP采集Camera数据 2、将图像数据直接写入多个SATA硬盘 3、整个数据流速度在100Mbytes/秒以上。 希望对SATA硬盘的直接读写方案有经验的朋友与我联系。 MSN:yjj306@h ......
whc123 嵌入式系统
第一回 手动升级内核 串口tftp连接
本帖最后由 astwyg 于 2014-7-11 21:54 编辑 上回说到: 板子到了,但是分辨率不对..cc大神说刷一下4.3寸屏内核文件就行了,当时我的读卡器还没到,就搁置了,今天经大神演示.不需要进uboot,在li ......
astwyg 嵌入式系统
mdk4.11中编译C++文件
请问各位如何在mdk中编译C++文件,问题主要是在头文件上,在头文件中class不高亮显示,编译时头文件中的class显示错误为“未定义标识符”,是否要在C/C++选项中的预定义_cplusplus?尝试过 ......
bbslee888 stm32/stm8

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2077  2300  355  1257  1838  5  8  17  21  18 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved