电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531DC796M000DG

产品描述CMOS/TTL Output Clock Oscillator, 796MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

531DC796M000DG概述

CMOS/TTL Output Clock Oscillator, 796MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531DC796M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率796 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
随便想到了说说,关于对付有在论坛一次发布很多广告的办法
经常看到有新注册用户一次性发布很多非法广告的现象。不知道现在是怎么对付的? 看到有论坛对新用户发帖进行限制的做法,例如新用户发帖以后要经过审核才能显现,缺点是新用户非上班时间发帖 ......
wangfuchong 为我们提建议&公告
让你的软件飞起来!
希望大家在闲暇时候多多分享自己的心得,这样我们可以更快的成长。 30893 30894...
小瑞 嵌入式系统
废旧光盘DIY小台灯(带装饰灯)
相信大家家里都有许多废旧的光盘,厚厚的一沓留着占地方,扔了可惜。不如动动手赋予它新的作用。 一直感觉自己书桌环境太暗,于是想到用这些光盘做一盏小台灯。单独的台灯太单调,于是自 ......
V5xing DIY/开源硬件专区
分享第八届飞思卡尔东北赛电磁一等奖比赛程序
本帖最后由 paulhyde 于 2014-9-15 03:39 编辑 特大喜讯: 本人参加过第八届飞思卡尔智能车大赛,在历时将近7个月的比赛过程中收获到很多很多。包括一项完整系统的成型和调试,最终才能取 ......
廖天一阁主 电子竞赛
zigbee物理层(802.15.4 PHY)软件模型
本人参照802.15.4规范设计的物理层状态图。 64779...
kata 无线连接
能否整理一些cortex专题资源
现在cortex大概是嵌入系统里面最火爆的技术了吧 前一阵子论坛举办了cortex资源上传活动,看到下载中心搜集了好多这方面的资源 那么能否请大神们把这些资源分门别类整理成专题呢?这样便于 ......
maaofei 下载中心专版

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2662  44  72  886  511  54  10  11  3  43 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved