电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530KA788M000DG

产品描述CMOS/TTL Output Clock Oscillator, 788MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

530KA788M000DG概述

CMOS/TTL Output Clock Oscillator, 788MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530KA788M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率788 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压1.89 V
最小供电电压1.71 V
标称供电电压1.8 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
无锡华大国奇科技有限公司招custom layout工程师一名
各位同学,我是官志勇。无锡华大国奇科技有限公司IP开发部门招custom layout工程师一名。 工作地点是在上海,具体在汉口路400号华盛大厦20层。 要求: 1. 有三-五年的ASIC产品版图设计经 ......
guanzhiyong 求职招聘
[转帖]谨献给为了知识执着的嵌入式初学者,欢迎高手补充讨论
实践当然是最锻炼人的方式,但是我想在校生很少有这样的机会,别说本科生,硕士生也未必有条件。所以我想学习嵌入式要从个人的知识背景和现实条件出发。订立合适的阶段目标,在允许的条件下多动 ......
zhu 嵌入式系统
求iar for stm8及相应注册机软件
本人刚转入学习stm8大军行列,但是上网找不到可以用的软件,跪求。。。。。{:1_85:} ...
wzb2015 stm32/stm8
简单自激振荡器电路分析
图中用灯泡代表喇叭. 当开关按下,电流从X1-->C1--->R1--->Q1基极--->Q1--->发射极---->负 这个路径向电容充电,由于电容一开始电压不能突变,电容开始瞬间左边直接等于电压电压1.5V 相当于短 ......
fish001 模拟与混合信号
如何将控制台数据自动分工位显示到终端
如何将控制台数据自动分工位显示到终端 例: 工位号分为 A 、B 、C 、D 、E 、F 分别显示到 A 、B 、C 、D 、E 、F 终端 ...
zhutn 嵌入式系统
L298能驱动额定电流为1.5A的57步进电机吗?
芯片L298最大电压为50V,电流2A,峰值为4A。如图,A\B\C\D端用51单片机输入信号端,A1\B1\C1\D1为输出端,也就是接步进电机的,用这个驱动器驱动只有零点几安的小四相步进电机没有问题,我想驱 ......
GLINT 单片机

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2632  332  79  618  2009  26  15  47  49  27 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved