电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

IDT7024L15JG8

产品描述Dual-Port SRAM, 4KX16, 15ns, CMOS, PQCC84, PLASTIC, LCC-84
产品类别存储    存储   
文件大小183KB,共22页
制造商IDT (Integrated Device Technology)
标准
下载文档 详细参数 全文预览

IDT7024L15JG8概述

Dual-Port SRAM, 4KX16, 15ns, CMOS, PQCC84, PLASTIC, LCC-84

IDT7024L15JG8规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称IDT (Integrated Device Technology)
零件包装代码LCC
包装说明QCCJ,
针数84
Reach Compliance Codecompliant
ECCN代码EAR99
最长访问时间15 ns
其他特性INTERRUPT FLAG; SEMAPHORE; AUTOMATIC POWER-DOWN
JESD-30 代码S-PQCC-J84
JESD-609代码e3
长度29.3116 mm
内存密度65536 bit
内存集成电路类型DUAL-PORT SRAM
内存宽度16
功能数量1
端子数量84
字数4096 words
字数代码4000
工作模式ASYNCHRONOUS
最高工作温度70 °C
最低工作温度
组织4KX16
封装主体材料PLASTIC/EPOXY
封装代码QCCJ
封装形状SQUARE
封装形式CHIP CARRIER
并行/串行PARALLEL
峰值回流温度(摄氏度)260
认证状态Not Qualified
座面最大高度4.57 mm
最大供电电压 (Vsup)5.5 V
最小供电电压 (Vsup)4.5 V
标称供电电压 (Vsup)5 V
表面贴装YES
技术CMOS
温度等级COMMERCIAL
端子面层MATTE TIN
端子形式J BEND
端子节距1.27 mm
端子位置QUAD
处于峰值回流温度下的最长时间30
宽度29.3116 mm
Base Number Matches1

文档预览

下载PDF文档
HIGH-SPEED
4K x 16 DUAL-PORT
STATIC RAM
IDT7024S/L
Features
True Dual-Ported memory cells which allow simultaneous
reads of the same memory location
High-speed access
– Military: 20/25/35/55/70ns (max.)
– Industrial: 55ns (max.)
– Commercial: 15/17/20/25/35/55ns (max.)
Low-power operation
– IDT7024S
Active: 750mW (typ.)
Standby: 5mW (typ.)
– IDT7024L
Active: 750mW (typ.)
Standby: 1mW (typ.)
Separate upper-byte and lower-byte control for multiplexed
bus compatibility
IDT7024 easily expands data bus width to 32 bits or more
using the Master/Slave select when cascading more than
one device
M/S = H for
BUSY
output flag on Master
M/S = L for
BUSY
input on Slave
Interrupt Flag
On-chip port arbitration logic
Full on-chip hardware support of semaphore signaling
between ports
Fully asynchronous operation from either port
Battery backup operation—2V data retention
TTL-compatible, single 5V (±10%) power supply
Available in 84-pin PGA, Flatpack, PLCC, and 100-pin Thin
Quad Flatpack
Industrial temperature range (–40°C to +85°C) is available
for selected speeds
Green parts availble, see ordering information
Functional Block Diagram
R/W
L
UB
L
R/W
R
UB
R
LB
L
CE
L
OE
L
LB
R
CE
R
OE
R
I/O
8L
-I/O
15L
I/O
0L
-I/O
7L
BUSY
L
A
11L
A
0L
(1,2)
I/O
8R
-I/O
15R
I/O
Control
I/O
Control
I/O
0R
-I/O
7R
BUSY
R
Address
Decoder
12
(1,2)
MEMORY
ARRAY
12
Address
Decoder
A
11R
A
0R
CE
L
OE
L
R/W
L
SEM
L
(2)
INT
L
NOTES:
1. (MASTER):
BUSY
is output; (SLAVE):
BUSY
is input.
2.
BUSY
outputs and
INT
outputs are non-tri-stated push-pull.
ARBITRATION
INTERRUPT
SEMAPHORE
LOGIC
CE
R
OE
R
R/W
R
SEM
R
INT
R
(2)
2740 drw 01
M/S
JUNE 2013
1
©2013 Integrated Device Technology, Inc.
DSC 2740/14
有个Linux的活,寻找西安的朋友帮忙
有一个关于Linux的活,录找西安的朋友帮忙,酬劳面谈。QQ 522690717...
zheng522 求职招聘
2812 AD转换问题!
用2812设计了一块电路,但不论输入多大的电压进行AD转换,寄存器里的的值一直是固定的,就跟AD没有工作一样!但是转换的程序我已经在开发板上调试通过了啊,请高人指教是哪里出了问题啊?...
zjufiber 微控制器 MCU
请教wince内存拷贝问题
请教一个问题,在WINCE下,我用HalAllocateCommonBuffer申请了一块内存用来DMA传输,然后通过memcpy将这块内存里面的内容拷贝到另一个区域,现在发现memcpy耗费的时间很长,跟普通用new alloc等 ......
懒骨头 嵌入式系统
【问题反馈】安路TangDynasty约束文件和代码排版问题
1、今天测试时发现TangDynasty的工程里只能有一个约束文件(.adc),比如工程里已经有一个.adc的约束文件,如果再点菜单里的Add ADC File选择新的.adc文件,原来的文件会除移除,只保留新的文件 ......
littleshrimp FPGA/CPLD
哈哈,又升级啦~~~~~开贴庆贺一下
终于算得上晶元了,心情很激动啊,感谢祖国,感谢党,感谢eeworld~~~ 回想当初在一粒金沙的时候仰望大侠们的头衔,很有感触啊...嘿嘿 :Laugh:...
anqi90 聊聊、笑笑、闹闹
如何通过蓝牙obex下载手机电话本?
请问如何通过蓝牙obex协议下载手机电话本? 不要用PBAP,因为很多手机不支持。...
max1 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1163  747  518  509  944  34  25  6  36  55 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved