电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531EC270M000DG

产品描述LVPECL Output Clock Oscillator, 270MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

531EC270M000DG概述

LVPECL Output Clock Oscillator, 270MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531EC270M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率270 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
WWDC都发布了什么?你看了吗?
不知道坛子里有没有童鞋熬夜观看了WWDC,整场发布会就讲了OS X和iOS 8的更新,没有大家喜闻乐见的iwatch、iphone和MBA with Retina Display 。苹果开始有限度地下放一些权限给开发者和 ......
eric_wang 聊聊、笑笑、闹闹
atmel sam_ICE在线调试
最近使用atmel D20J mcu,用的是官网的atmel sam_ICE调试器,Atmel Studio的编译环境,不太懂在线调试,有使用过相同的工具和环境的,可否说明一下?...
crystalf Microchip MCU
二次变频系统噪声系数研究-论文
622862 ...
btty038 无线连接
wince 5.0 下咋没有intel pxa255 的BSP呢??
在哪能下一个吗??...
ibmibm 嵌入式系统
【招聘】 FAE 现场应用工程师(2人,工作地点厦门)_2014/09/03
公司在上海,一个非常有前景的企业,细分市场的No.1. 这个岗位的工作地点在厦门,如果有可控硅调光产品支持的经验,那就非常合适啦~~ 如果感兴趣,简历请发lowpowerdesign@hotmail.com ......
fullbridge 求职招聘
一起玩树莓派3+服务器部署篇
本帖最后由 x1816 于 2016-10-29 14:10 编辑 之前写的入门教程,是把树莓派当普通PC使用的,需要接上显示器,键盘鼠标等输入输出设备。然而树莓派小小的身材,低功耗的特性,注定了它有成为 ......
x1816 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 223  1204  1105  2754  867  5  25  23  56  18 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved