电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

71V3578YS133PF

产品描述Cache SRAM, 256KX18, 4.2ns, CMOS, PQFP100, 14 X 20 MM, PLASTIC, TQFP-100
产品类别存储    存储   
文件大小616KB,共22页
制造商IDT (Integrated Device Technology)
下载文档 详细参数 选型对比 全文预览

71V3578YS133PF概述

Cache SRAM, 256KX18, 4.2ns, CMOS, PQFP100, 14 X 20 MM, PLASTIC, TQFP-100

71V3578YS133PF规格参数

参数名称属性值
是否Rohs认证不符合
厂商名称IDT (Integrated Device Technology)
零件包装代码QFP
包装说明14 X 20 MM, PLASTIC, TQFP-100
针数100
Reach Compliance Codenot_compliant
ECCN代码3A991
最长访问时间4.2 ns
最大时钟频率 (fCLK)133 MHz
I/O 类型COMMON
JESD-30 代码R-PQFP-G100
JESD-609代码e0
长度20 mm
内存密度4718592 bit
内存集成电路类型CACHE SRAM
内存宽度18
湿度敏感等级3
功能数量1
端子数量100
字数262144 words
字数代码256000
工作模式SYNCHRONOUS
最高工作温度70 °C
最低工作温度
组织256KX18
输出特性3-STATE
封装主体材料PLASTIC/EPOXY
封装代码LQFP
封装等效代码QFP100,.63X.87
封装形状RECTANGULAR
封装形式FLATPACK, LOW PROFILE
并行/串行PARALLEL
峰值回流温度(摄氏度)240
电源3.3 V
认证状态Not Qualified
座面最大高度1.6 mm
最大待机电流0.03 A
最小待机电流3.14 V
最大压摆率0.25 mA
最大供电电压 (Vsup)3.465 V
最小供电电压 (Vsup)3.135 V
标称供电电压 (Vsup)3.3 V
表面贴装YES
技术CMOS
温度等级COMMERCIAL
端子面层Tin/Lead (Sn85Pb15)
端子形式GULL WING
端子节距0.65 mm
端子位置QUAD
处于峰值回流温度下的最长时间20
宽度14 mm
Base Number Matches1

文档预览

下载PDF文档
128K x 36, 256K x 18
3.3V Synchronous SRAMs
3.3V I/O, Pipelined Outputs
Burst Counter, Single Cycle Deselect
IDT71V3576YS
IDT71V3578YS
IDT71V3576YSA
IDT71V3578YSA
Features
128K x 36, 256K x 18 memory configurations
Supports high system speed:
Commercial and Industrial:
– 150MHz 3.8ns clock access time
– 133MHz 4.2ns clock access time
LBO
input selects interleaved or linear burst mode
Self-timed write cycle with global write control (GW), byte write
enable (BWE), and byte writes (BWx)
3.3V core power supply
Power down controlled by ZZ input
3.3V I/O
Optional - Boundary Scan JTAG Interface (IEEE 1149.1
compliant)
Packaged in a JEDEC Standard 100-pin plastic thin quad
flatpack (TQFP), 119 ball grid array (BGA) and 165 fine pitch ball
grid array (fBGA)
Description
The IDT71V3576/78 are high-speed SRAMs organized as
128K x 36/256K x 18. The IDT71V3576/78 SRAMs contain write, data,
address and control registers. Internal logic allows the SRAM to generate
a self-timed write based upon a decision which can be left until the end of
the write cycle.
The burst mode feature offers the highest level of performance to the
system designer, as the IDT71V3576/78 can provide four cycles of data
for a single address presented to the SRAM. An internal burst address
counter accepts the first cycle address from the processor, initiating the
access sequence. The first cycle of output data will be pipelined for one
cycle before it is available on the next rising clock edge. If burst mode
operation is selected (ADV=LOW), the subsequent three cycles of output
data will be available to the user on the next three rising clock edges. The
order of these three addresses are defined by the internal burst counter
and the
LBO
input pin.
The IDT71V3576/78 SRAMs utilize IDT’s latest high-performance
CMOS process and are packaged in a JEDEC standard 14mm x 20mm
100-pin thin plastic quad flatpack (TQFP) as well as a 119 ball grid array
(BGA) and a 165 fine pitch ball grid array (fBGA).
Pin Description Summary
A
0
-A
17
CE
CS
0
,
CS
1
OE
GW
BWE
BW
1
,
BW
2
,
BW
3
,
BW
4
(1)
CLK
ADV
ADSC
ADSP
LBO
TMS
TDI
TCK
TDO
TRST
ZZ
I/O
0
-I/O
31
, I/O
P1
-I/O
P4
V
DD
, V
DDQ
V
SS
Address Inputs
Chip Enable
Chip Selects
Output Enable
Global Write Enable
Byte Write Enable
Individual Byte Write Selects
Clock
Burst Address Advance
Address Status (Cache Controller)
Address Status (Processor)
Linear / Interleaved Burst Order
Test Mode Select
Test Data Input
Test Clock
Test Data Output
JTAG Reset (Optional)
Sleep Mode
Data Input / Output
Core Power, I/O Power
Ground
Input
Input
Input
Input
Input
Input
Input
Input
Input
Input
Input
Input
Input
Input
Input
Output
Input
Input
I/O
Supply
Supply
Synchronous
Synchronous
Synchronous
Asynchronous
Synchronous
Synchronous
Synchronous
N/A
Synchronous
Synchronous
Synchronous
DC
Synchronous
Synchronous
N/A
Synchronous
Asynchronous
Asynchronous
Synchronous
N/A
N/A
6446 tbl 01
NOTE:
1.
BW
3
and
BW
4
are not applicable for the IDT71V3578.
MAY 2004
1
DSC-6446/01
©2004 Integrated Device Technology, Inc.

71V3578YS133PF相似产品对比

71V3578YS133PF WBDDSS4-A-00-6342-F- 71V3578YS133PFI8 71V3578YS133PF8 71V3576YS150PF8
描述 Cache SRAM, 256KX18, 4.2ns, CMOS, PQFP100, 14 X 20 MM, PLASTIC, TQFP-100 Array/Network Resistor, Isolated, 0.1W, 63400ohm, 100V, 1% +/-Tol, -300,300ppm/Cel, 0707, Cache SRAM, 256KX18, 4.2ns, CMOS, PQFP100, 14 X 20 MM, PLASTIC, TQFP-100 Cache SRAM, 256KX18, 4.2ns, CMOS, PQFP100, 14 X 20 MM, PLASTIC, TQFP-100 Cache SRAM, 128KX36, 3.8ns, CMOS, PQFP100, 14 X 20 MM, PLASTIC, TQFP-100
Reach Compliance Code not_compliant compliant not_compliant not_compliant not_compliant
ECCN代码 3A991 EAR99 3A991 3A991 3A991
端子数量 100 8 100 100 100
最高工作温度 70 °C 150 °C 85 °C 70 °C 70 °C
封装形式 FLATPACK, LOW PROFILE SMT FLATPACK, LOW PROFILE FLATPACK, LOW PROFILE FLATPACK, LOW PROFILE
是否Rohs认证 不符合 - 不符合 不符合 不符合
厂商名称 IDT (Integrated Device Technology) - IDT (Integrated Device Technology) IDT (Integrated Device Technology) IDT (Integrated Device Technology)
零件包装代码 QFP - QFP QFP QFP
包装说明 14 X 20 MM, PLASTIC, TQFP-100 - 14 X 20 MM, PLASTIC, TQFP-100 14 X 20 MM, PLASTIC, TQFP-100 14 X 20 MM, PLASTIC, TQFP-100
针数 100 - 100 100 100
最长访问时间 4.2 ns - 4.2 ns 4.2 ns 3.8 ns
最大时钟频率 (fCLK) 133 MHz - 133 MHz 133 MHz 150 MHz
I/O 类型 COMMON - COMMON COMMON COMMON
JESD-30 代码 R-PQFP-G100 - R-PQFP-G100 R-PQFP-G100 R-PQFP-G100
JESD-609代码 e0 - e0 e0 e0
长度 20 mm - 20 mm 20 mm 20 mm
内存密度 4718592 bit - 4718592 bit 4718592 bit 4718592 bit
内存集成电路类型 CACHE SRAM - CACHE SRAM CACHE SRAM CACHE SRAM
内存宽度 18 - 18 18 36
湿度敏感等级 3 - 3 3 3
功能数量 1 - 1 1 1
字数 262144 words - 262144 words 262144 words 131072 words
字数代码 256000 - 256000 256000 128000
工作模式 SYNCHRONOUS - SYNCHRONOUS SYNCHRONOUS SYNCHRONOUS
组织 256KX18 - 256KX18 256KX18 128KX36
输出特性 3-STATE - 3-STATE 3-STATE 3-STATE
封装主体材料 PLASTIC/EPOXY - PLASTIC/EPOXY PLASTIC/EPOXY PLASTIC/EPOXY
封装代码 LQFP - LQFP LQFP LQFP
封装等效代码 QFP100,.63X.87 - QFP100,.63X.87 QFP100,.63X.87 QFP100,.63X.87
封装形状 RECTANGULAR - RECTANGULAR RECTANGULAR RECTANGULAR
并行/串行 PARALLEL - PARALLEL PARALLEL PARALLEL
峰值回流温度(摄氏度) 240 - 240 240 225
电源 3.3 V - 3.3 V 3.3 V 3.3 V
认证状态 Not Qualified - Not Qualified Not Qualified Not Qualified
座面最大高度 1.6 mm - 1.6 mm 1.6 mm 1.6 mm
最大待机电流 0.03 A - 0.035 A 0.03 A 0.03 A
最小待机电流 3.14 V - 3.14 V 3.14 V 3.14 V
最大压摆率 0.25 mA - 0.26 mA 0.25 mA 0.295 mA
最大供电电压 (Vsup) 3.465 V - 3.465 V 3.465 V 3.465 V
最小供电电压 (Vsup) 3.135 V - 3.135 V 3.135 V 3.135 V
标称供电电压 (Vsup) 3.3 V - 3.3 V 3.3 V 3.3 V
表面贴装 YES - YES YES YES
技术 CMOS - CMOS CMOS CMOS
温度等级 COMMERCIAL - INDUSTRIAL COMMERCIAL COMMERCIAL
端子面层 Tin/Lead (Sn85Pb15) - Tin/Lead (Sn85Pb15) Tin/Lead (Sn85Pb15) Tin/Lead (Sn85Pb15)
端子形式 GULL WING - GULL WING GULL WING GULL WING
端子节距 0.65 mm - 0.65 mm 0.65 mm 0.65 mm
端子位置 QUAD - QUAD QUAD QUAD
处于峰值回流温度下的最长时间 20 - 20 20 NOT SPECIFIED
宽度 14 mm - 14 mm 14 mm 14 mm
Base Number Matches 1 - 1 1 1
关于蓝牙和模拟音频放大的我干扰问题
最近做了一个音频放大和蓝牙采集音频电压的模块,计划用9V叠层电池给运放供电,另经过1117-5.0和1117-3.3降压后给蓝牙模块供电。发现单电源供电时,蓝牙工作时,对音频有干扰。如果分开供电则没 ......
绝尘紫麟 PCB设计
大家都用什么FPGA?
本帖最后由 paulhyde 于 2014-9-15 04:11 编辑 因为做仪器仪表,经常需要什么X-Y方式显示的,之前一直在用学校的开发板DE0,但是听说什么商业化的成品模块不能使用,不知道这个算不算呢? ......
guyifan1992 电子竞赛
关于signaltap的问题
本帖最后由 teaeet 于 2015-8-14 15:21 编辑 210537 最近在看明德扬的signaltap的视频,但是碰上了一道练习不会做,该怎么做? ...
teaeet FPGA/CPLD
【知识共享】优秀主题/回复活动第20期开始拉~~
管管有话说:在刚刚过去的一个月内论坛里呈现出一片喜人的知识分享氛围,拍拍拍!管管看到了许多精彩的原创好帖,也看到许多精彩的讨论,还看到越来越多的网友来论坛分享知识,帮助其他网友解答 ......
okhxyyo 为我们提建议&公告
关于PCB设计,提个建议
在做PCB设计的时候,建议把器件标号重新排列,按照PCB板子上器件出现的顺序(比如从左到右,从上到下,从正面到反面这样的顺序)。这样做的好处就是:方便装配。...
tx_xy PCB设计
6410 新做的平台,烧录出错
花了一个星期时间做硬件,而且也花了我,5000多块钱,打样PCB费,加,500块的材料费,昨天兴高采列的,拿到板子,贴片,接上电源,串口,准备读卡器,烧录程序,(我自己有华天正的开发板,按一模一样的硬件,用 ......
miaoer 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1092  58  1148  2529  2786  20  37  33  1  47 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved