电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531MA635M000DG

产品描述LVPECL Output Clock Oscillator, 635MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

531MA635M000DG概述

LVPECL Output Clock Oscillator, 635MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531MA635M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率635 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
北京嵌入式软硬件招聘
岗位职责: 1、负责元器件选型; 2、根据产品需求,设计硬件方案以及相关的硬件电路、绘制原理图与PCB设计; 3、电路板焊接调试,根据调试结果作出整改方案并升级板卡设计; 4、编写产品设 ......
zhangdaoyu 求职招聘
我的护理机器人
课程设计时做的一个护理机器人,呵呵……...
xiaolong3188 机器人开发
求关于信道切换或者信道检测方面的程序,或者实用的例程!!
最近在做相关毕设,一直找不到可以参考的程序,需要基于协议栈的程序,都找不到实用性比较强的例子,连代码都不知道在哪里添加,真的很苦恼啊。没有这相关的也可以是别的,我现在只想知道需 ......
caimengyi 无线连接
DSP28335的XINTF
(如有错误,请指正,谢谢) 28335的XINTF是一个并行非复用异步总线,与2812不同的是zone7非复用,数据总线地址总线宽度不同,而且支持DMA操作(2812没有DMA)。XINTF可以配置成16位数据模式 ......
Aguilera DSP 与 ARM 处理器
J1939多帧传输问题
关于J1939的多帧传输,根据协议要求,在CM.RTS和CM.CTS的数据域会填上3Byte的PGN。 但是在CM.DT的数据传输过程中,只有第一字节表示多包的传输序列号,后面7个字节都是实际含义的数据。 现 ......
ichbinfifo 汽车电子
变压器铁芯材料的技术动向
铁芯作为变压器的核心部件,所用的材料对电力变压器和电子变压器的性能和价格都起着关键性作用。例如,硅钢价格从2004年起上涨,到2005年初达到250~300%,促使电力变压器行业在2004年11月和200 ......
simamy 电源技术

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2547  1789  505  1822  1695  5  56  45  4  30 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved