电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530BC988M000DGR

产品描述LVDS Output Clock Oscillator, 988MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

530BC988M000DGR概述

LVDS Output Clock Oscillator, 988MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530BC988M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率988 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
我的evc4.0编译提示fatal error LNK1181: cannot open input file 'commctrl.lib
如题谁帮我下啊...
xieyuanbin 嵌入式系统
不错,刚注册账号
需要下载点东西,进来看看!!!...
cj_shenyuan 聊聊、笑笑、闹闹
设计实例:流水线加法器的实现
同步时序机的最短时钟周期是时序机性能的一个重要的指标。它受到通过 机器组合逻辑的传播延时的限制。同步机的吞吐率就是数据输入机器和由机器 产生数据的速率.... 作为一种能够提高电路性 ......
呱呱 DSP 与 ARM 处理器
免费测评-拓普微智能显示模块(5)触摸屏
本帖最后由 wenyangzeng 于 2021-11-1 16:36 编辑 免费测评-拓普微智能显示模块(5)触摸屏 新建工程,添置2个页面PG0000和PG0001,分别为2个页面配置不同背景图。 点击触摸屏 ......
wenyangzeng 测试/测量
XX里面也没有什么东西,很简单~~
本帖最后由 懒猫爱飞 于 2018-10-15 11:42 编辑 今天在群里聊到某产品 大家聊的热火聊天 有一家伙聊聊着说 “xxx里面没什么东西,很简单……”我对他说说话不要这么不负责任,我在这行干过 ......
懒猫爱飞 聊聊、笑笑、闹闹
关于vxworks的嵌入式web开发
现在要在web界面上作ping测试,放置一个按钮,点击按钮后,开始执行ping测试,并将结果输出到一个文本区,请问如何实现?脚本用javascript,javascript如何调用系统API?...
foxyboss 实时操作系统RTOS

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1257  660  889  1868  2263  37  43  30  45  42 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved