电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530QC381M000DG

产品描述CMOS/TTL Output Clock Oscillator, 381MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

530QC381M000DG概述

CMOS/TTL Output Clock Oscillator, 381MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530QC381M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率381 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
求助高手:步步高DVD机DV985--VIPER22A电源维修
求高手指点: 步步高DVD机,此机器曾送厂家维修点回不到半年,旧病复发,不能开机,查电源无输出,保险未烧,310V正常,电源芯片是VIPER22A,查各脚电压好像正常,电源次级无短路。 ......
yanyang001 电源技术
EVC4.0下出现cannot open file 'mfcs42d.lib'如何处理???
我新建了一个基于对话框的MFC,但是为什么一编译现如下的错误: LINK : fatal error LNK1104: cannot open file 'mfcs42d.lib' 不知道我应该如何做才能解决这个问题呢??...
mikerain 嵌入式系统
ADS应用详解-射频电路设计与仿真
解压文件大于38M了 所以压缩了 600269 ...
btty038 无线连接
求推荐一本FPGA实验教材
如题 各位大神有没有关于FPGA开发板之类的教材可以推荐的 在学习的时候遇到很多问题 FPGA开发板配套的逻辑例程的Verilog程序又不是很详细 这对于我这种菜鸟来说实在是很吃力 ......
小小菜鸟鸟 FPGA/CPLD
【F7-2015】00.系统初始化与LED闪烁
系统初始化与LED闪烁一、实验目的学习使用STM32CUBEMX新建工程的方式,同时学习GPIO输出的使用。二、开发工具STM32CUBEMXKEIL V5三、开发步骤1. STM32F7的时钟初始化STM32的时钟系统相对 ......
nemo1991 stm32/stm8

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1218  900  2678  411  2092  39  18  9  47  46 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved