电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531RA357M000DG

产品描述LVPECL Output Clock Oscillator, 357MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

531RA357M000DG概述

LVPECL Output Clock Oscillator, 357MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531RA357M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率357 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
RVB2601驱动MPU6050陀螺仪模块
本帖最后由 乘简 于 2022-6-6 09:39 编辑 RVB2601驱动MPU6050陀螺仪模块 陀螺仪中4根针脚,VCC,GND,SCL,SDA分别接入RVB2601的3.3,GND,PA8,PA9中 .c代码如下: #include ......
乘简 玄铁RISC-V活动专区
紧急求助,扫描枪电感线圈,产生磁场工作原理
紧急求助,扫描枪电感线圈,产生磁场工作原理...
哎丹杰 模拟电子
显示时间的问题?
在ARM9下怎样实现把系统时间显示到外接的数码管上???...
xiaohanfirst 嵌入式系统
版主能否组织一次real6410开发板的团购活动
我非常想买一套这个开发板,但价格有点贵。版主能否组织一次团购活动,我看您去年的该板子的团购很成功,不知道现在想买的人多不多。 谢谢。...
playboy 嵌入式系统
迅为3399开发板Linux固件编译
Linux系统编译 13.1.1 获取 Linux 源码 首先从网盘下载迅为提供的 Linux 源码,在光盘的“iTOP-3399 光盘资料\20201112(使用最新日期即可)\05Linux 源码”下载后得到的源码文件目 ......
遥寄山川 ARM技术
小辈本科生,刚入公司做助理硬件工程师,工作内容和计算机主板有关,求高人指点~
小辈刚入公司,做助理硬件工程师,工作内容和计算机主板有关,现在什么都不会,想学习的地方太多了,都不知道从哪里下手,求前辈们指点迷津。比如怎么看懂电路原理图,怎么画图布线……需要看些 ......
Faddy PCB设计

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 693  2446  2419  2449  1578  8  3  16  38  13 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved