电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530RC608M000DG

产品描述LVPECL Output Clock Oscillator, 608MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

530RC608M000DG概述

LVPECL Output Clock Oscillator, 608MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530RC608M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率608 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
最近的烦恼
【每周讨论】怎么就这么没有人气呢?这是我最近挺头疼的事! 各位既然进来了,就帮忙提点意见呗,见下面的链接! https://bbs.eeworld.com.cn/thread-294562-1-1.html...
longxtianya 聊聊、笑笑、闹闹
哪位嵌入式高手指点一二
对嵌入式有强烈的爱好,但是学了很长时间还是一筹莫展,总是不能入门。 请给位嵌入式高手指点一二,谢谢!!!!...
fly0598 嵌入式系统
EEWORLD大学堂----WaterFlow Meter Technology.1
WaterFlow Meter Technology.1:https://training.eeworld.com.cn/course/94...
dongcuipin 单片机
绝对有挑战性,两个USB设备差不多一样,但是厂家不同,所以驱动不同
只有一个厂家的一套应用软件,如何让这套软件也可以使用另外一个USB设备呢?...
bob007_2008 嵌入式系统
【T叔藏书阁】城市轨道交通技术相关专辑 12册
本帖最后由 tyw 于 2017-8-2 15:35 编辑 :victory:城市轨道交通文集来啦!吃瓜群众们赶紧下载 城市轨道交通信号检测技术2012 城市轨道交通能馈式牵引供电系统故障诊断及保护方法研究1 ......
tyw 下载中心专版
问个非常简单的串口问题(母头换公头)
以前做的板子串口是母头的,现在要换成公头的,除了封装要换以外(就是引脚编号顺序倒过来),是不是电路上串口的2、3脚要互换一下啊?...
masermm 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 459  41  2633  1668  778  14  46  59  43  45 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved