电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530NA1126M00DGR

产品描述LVDS Output Clock Oscillator, 1126MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

530NA1126M00DGR概述

LVDS Output Clock Oscillator, 1126MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530NA1126M00DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率1126 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
jtag可以识别到pxa270,但axd不能,求助
主芯片:pxa270 刚焊好的板子,使用jtag可以正常的识别到,但是用axd下载eboot.nb0时,出现错误dRDI Servere Error 00602:Can't hlat target and make ir enter DEBUG state. 请问这是什么错 ......
Swd21ic 嵌入式系统
如何用D触发器实现2位2进制计数器电路图
一个简单的数电问题,怎么仿真实现不了,大家帮忙看看 要实现如图所示波形144427 为什么这样做D0=Q0非,D1=Q1异或Q0Q1Q0 00->01->10->11->00实现二位计数器功能但仿真不对144429 144428 ......
nwx8899 综合技术交流
Altium designer的pcb的焊盘的默认设置
最近再画个模块的集成底板,想把各种要实现相应功能的模块集成到一块板子上,画这板子倒是没什么大问题一会就画出了,但画的过程中发现了一个情况貌似可以改良的,因为是插模块,有些引脚其实是 ......
DB_DOG PCB设计
附件上传问题
不知道是网速太慢还是服务器的问题,上传个资料要老半天,好象被卡住了一样,能不能把服务器开快点,或者升下级?...
jxb01033016 为我们提建议&公告
汽车油量表及传感器试验检测系统机械装置研究
对汽车油量表及传感器试验要求进行了分析, 设计研制了检测系统机械装置....
frozenviolet 测试/测量
这个升降压电路有啥好处
看到别人用的一个升降压电路。比我一般的认识中多了一个Q3,那么这个Q3有啥好处呢?欢迎大神们来解释一下。谢谢 我个人感觉是给Q1的驱动电路的自举电容放电。有没有其他奥秘呢?:congratulate: ......
jishuaihu 电源技术

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2846  1090  1696  452  1699  52  48  40  39  13 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved