电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531FC24M0000DGR

产品描述LVDS Output Clock Oscillator, 24MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

531FC24M0000DGR概述

LVDS Output Clock Oscillator, 24MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531FC24M0000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率24 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
avr 单片机读取编码器数据
最近学习了一下avr单片机,开发环境用的是AS6.0,由于AS6.0相对于以前的AS4有较大更新所以开始还是遇到一点困难的。单片机嘛和430差不多。 用avr单片机读取光洋的10位集电极输出的绝对值编码器 ......
luowhu DSP 与 ARM 处理器
男门神~来说说您们心中的女神吧~讲讲你和女神的故事~
本帖最后由 wanghlady 于 2015-7-9 15:15 编辑 每个人每个阶段会喜欢不同的人, 不光男同学喜欢看美女, 女孩子们也喜欢看美女哈, 本宫中学时喜欢可爱甜美的, 本宫大学时喜欢可爱甜美 ......
wanghlady 聊聊、笑笑、闹闹
开源ESP32彩屏WIFI/BLE智能万用表制作过程(2.按键选择)
今天收到了2款屏幕和橡胶按键样品,屏幕引脚是FPC排线,转接板还没收到,要2-3天才能点亮,和外壳对比一下2.4寸和2.0寸,还是屏幕大些看的顺眼。 554737 上一期发的文章里效果图是平 ......
七云物联 创意市集
请问各位大侠,驱动编程里面有没有类似于Sleep的函数
如题,驱动编程里面有没有类似于VC中Sleep的函数,望高手指点...
liujincai1230 嵌入式系统
Number of Cycles At 60Hz
怎么理解二极管正向冲击电流中的这句话? ...
呜呼哀哉 模拟电子
【麦昆试用】迟来的第一帖&小车不能同时驱动两轮反转的BUG
小车收到将近两个月了,无奈一直忙于面试而没有空闲发布帖子,现在会陆续补上。 小车的拼装和开发环境搭建不再赘述,不过值得注意的是,小车的microbit Mind+开发环境在今年6月份的时候做 ......
donatello1996 MicroPython开源版块

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 11  45  2813  1698  1600  55  33  26  29  49 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved