电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531FB299M000DGR

产品描述LVDS Output Clock Oscillator, 299MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

531FB299M000DGR概述

LVDS Output Clock Oscillator, 299MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531FB299M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率299 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
ATMEGA16用SPI控制rc522
ATMEGA16用SPI控制rc522 。 ATMEGA16的晶振是8M晶振,rc522的晶振是27.120。 求用ATMEGA16用SPI控制rc522的程序要详细的注释 。照片已上传 ...
2949438790 单片机
tps62130a使用问题请教
有没有大神用过tps62130a啊,在1.25MHz的工作频率下,有没测过PFM和PWM的电流切换点在哪里?...
zp03080230 电源技术
“玩板”+siri+快捷指令+ESP8266来控制
“玩板”+siri+快捷指令+ESP8266来控制 即上一次用CC3200实验了“快捷指令”之后,这次花了点时间在ESP8266+MCU也实验了下,感觉也非常不错! 这次ESP8266连接MQTT后 ......
蓝雨夜 测评中心专版
mspg2553的ccs中自带程序ta.21c不能运行
CCSmsp430g2553自带程序ta.21c。在launch pad上我把p1.1和p2.1连接后跑程序。一直进不了中断。后来看了下程序发现他的自带程序有两行有错。我用//////////////标记了出来。这两行应该是P1DIR &= ......
pcb研发中心主任 微控制器 MCU
【MSP430共享】2274学习板实验指导书
上次的板子EZ430上面的芯片就是2274的,大家可以看一下,汇编的和C语言的都有!~...
larrybirdkobe 微控制器 MCU
请教高人:sdram控制大数据量读写,怎么在FPGA板上实现并演示
请教高人:sdram控制大数据量读写,怎么在FPGA板上实现并演示,是否只能在程序中给sdram一个大的随机数据量,然后通过signaltap逻辑分析看写入和读出是否一样??跪求。。。...
nevertosaynever FPGA/CPLD

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2650  794  2328  2040  1282  20  24  6  44  55 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved