电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531BA553M000DGR

产品描述LVDS Output Clock Oscillator, 553MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

531BA553M000DGR概述

LVDS Output Clock Oscillator, 553MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531BA553M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率553 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
东芝光电继电器TLP3547评测
东芝光电继电器TLP3547与固态继电器在移动车上的对比测试评测 之前一直没有时间做评测,今天可以抽出时间做这块板子的评测,首先给出电气参数。 382128 382131 382129 3 ......
wcy99 东芝光电继电器TLP3547评测
一点感慨
现在的开发手段越来越智能化傻瓜化,搞技术很多界限越来越模糊,搞硬件的很多再学软件,搞软件有很多在学嵌入式,都觉得对方的专业更有前(钱)途,搞起好累哟:L:L:L学计算机的想搞单片机学硬件 ......
fengzhang2002 工作这点儿事
Altium Designer 09软件学习资料
Altium Designer 软件学习资料...
吴超伟 单片机
vxworks能否编出动态库,即可否生成.so文件
vxworks能否编出动态库,即可否生成.so文件? 我在使用两种编译环境tornado2.2 和 Wind River。先前我们编库时都是编写静态库(.a文件),最近我找到了一个(动态库文件.so),但不知道如何生成动 ......
zyjnh005 实时操作系统RTOS
应变式传感器
动态力加载在悬臂梁的一端,用应变片测量悬臂梁的应变,为保证应变片能正常工作,求动态力最高变化频率或者是应变片的最高工作频率? ...
a问问 传感器
交流、直流转换问题讨论
希望各位电源高手思考DC转DC,AC转DC,DC转AC,AC转AC这四个基本电源转换问题,其中包括如何转换,通过什么样的器件或元件进行转换,转换后的结果的理想度或者精度如何。然后若能分享心得和对 ......
piggyfeng 电源技术

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1381  725  2201  2490  1801  13  24  25  53  58 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved