电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530WB133M000DG

产品描述CMOS/TTL Output Clock Oscillator, 133MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

530WB133M000DG概述

CMOS/TTL Output Clock Oscillator, 133MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530WB133M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率133 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压1.89 V
最小供电电压1.71 V
标称供电电压1.8 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
关于开关电源的掉电检测电路修改的求助
之前做了一个开关电源,但是掉电检测电路因受滤波电容的影响,不能正常工作,现在急需修改电路,我本来想把掉电检测电路接到整流管D108的前面,再接入一个整流二极管和光耦,但是由于受板子面积 ......
yejunjie176 电源技术
上次上传的乔帮主传记一直传不上来
真对不起大家!上次传的乔帮主的传记为了能传到论坛压成了17个包,pdf的大小是160M。但是传了前面的8个后,后面的一直上传失败,很多空白的回复就是这个原因,这个应该是我这边网络不好的造成的 ......
wstt 聊聊、笑笑、闹闹
3.3V CAN信号和5V CAN信号通信
最近在测试一个系统的时候经常报CAN收发故障。 工作温度50℃-60℃; 速率1Mbps; 一个DSP的CAN和另一个DSP的CAN进行通信,每个DSP均有收发隔离, 只是其中一个是3.3V的,另一个是5V的; 两 ......
rabbit-cricket DSP 与 ARM 处理器
关于引脚中断的问题———求高手指导
430的引脚开中断后,直接用手触摸就会触发,这个是什么原理呢? 谁能给专业地解释下啊~~ 这是我的代码,用手触摸p2.2引脚就可以开/闭led了。。?? 深夜思考中……#include #define LED_ ......
dmhz 微控制器 MCU
有没有国产DC-DC降压电源芯片推荐
各位兄弟,有没有国产DC-DC降压电源芯片推荐,性价比高的,需求:DC输入35V,输出5V,电流至少400MA(常温-不用散热片)。 1-3元钱的有没有。 ...
YUEXINPAN LED专区

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 861  331  1272  2782  2477  18  7  26  57  50 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved