电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530RA1274M00DGR

产品描述LVPECL Output Clock Oscillator, 1274MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

530RA1274M00DGR概述

LVPECL Output Clock Oscillator, 1274MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530RA1274M00DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率1274 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
献给单片机初学者的学习心得
单片机是一门实践性非常强的学科,没有实践一切都是“蜃楼海市”,花点钱买块开发板长短常必要的。(“开发板就比如农夫种地的种子,只要能公道利用,它便会生根发芽,最后定能收成丰盛的果实。 ......
hodenshi 51单片机
一般来说,如果板子上有二个SD卡插槽,这二个SD卡插槽的插卡检测中断是不是同一个中断?还是其它什么形式.
WinCE5.0/ARM9(i.MX27或其它ARM9 cpu)的环境下。一般来说,如果板子上有二个SD卡插槽, 这二个SD卡插槽的插卡检测中断是不是同一个(当有SD卡插入进,会调用驱动的读卡功能)? 还是其它什 ......
38824520 嵌入式系统
急求助 UDA1341 WINCE 播放完系统声音后的 噪声问题?
驱动中如何消除这个芯片在播放语音后产生的噪声啊?...
less_than 嵌入式系统
电池容量如何测量?
来自电子工程师技术交流(12425841)...
yuanguangyi 测试/测量
求助430中断问题
你好,我用的是430F5137最近在学呢,但发觉用Time A进行定时触发中断,怎么都进入不了?求助,各位大侠 void main( void ) { // Stop watchdog timer to prevent time out reset WDT ......
huangwb0113 微控制器 MCU
xpe远程桌面问题
我用xpe开发,一个用户需要用开始所有程序附件通讯下的远程桌面连接,登陆到服务起上工作,请问这个用的什么组件呀,实在找不到了呀,谢谢呀...
26`87765 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2773  1383  2295  857  2920  39  9  36  10  18 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved