电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530QC1132M00DG

产品描述CMOS/TTL Output Clock Oscillator, 1132MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

530QC1132M00DG概述

CMOS/TTL Output Clock Oscillator, 1132MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530QC1132M00DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率1132 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
移植MC68HC908QT4程序到 MC9S08QD4中遇到问题
移植MC68HC908QT4程序到 MC9S08QD4,但是PWM设置中,908QT4的功能位TSC0_CH0MAX 置0、1,QD4没有这个对应的位,如何解决,请高手指点。...
lukesuncn NXP MCU
有颗SOT23-6封装的物料有丝印求型号
手上有颗SOT23-6封装 AC-DC的电元管理IC 丝印:Pm7ZA 一直找不到型号 求大神们答疑解惑 ...
XQLT 模拟电子
逆变资料
本帖最后由 paulhyde 于 2014-9-15 03:03 编辑 给大家传个逆变资料哦 呵呵 ...
beautygj 电子竞赛
Emc 教程经典5章
Emc 教程经典5章...
linda_xia 模拟电子
因为现在搞android了,好多嵌入式板子要出(更新帖有新链接,详见本帖最上方)
>>因为现在搞android了,好多嵌入式板子要出(更新) 交流欢迎到更新帖中交流,谢谢。 STM(打包已出): STM32F4 Discovery F429 *1 STM32F4 Discovery F407 *1 ......
dzc2001 淘e淘
蓝牙DIY活动热身之文件系统移植
最近一段时间一直在研究fat文件系统,准备到时移植到CC2540上面搞个蓝牙U盘,先在ST的M0上面玩了一把文件系统,感觉还不错,移植了fatfs和znfat文件系统,先上图在解说。STM32F051的运行 ......
wateras1 无线连接

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2653  17  1586  2525  1643  54  1  32  51  34 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved