电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530RA1314M00DGR

产品描述LVPECL Output Clock Oscillator, 1314MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

530RA1314M00DGR概述

LVPECL Output Clock Oscillator, 1314MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530RA1314M00DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率1314 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
成都灯会
本帖最后由 zca123 于 2015-2-23 18:29 编辑 知道坛子里有很多成都的网友。有没有去塔子山公园看一年一度的塔子山熊猫灯会啊?189166 真够接地气的,熊猫也打麻将。 189168189169 189 ......
zca123 聊聊、笑笑、闹闹
电子书---高频电路设计与制作
发一本高频电路设计与制作,日本人写的。感觉还不错。不过有点大,40M,分享啦...
henaiyun 模拟电子
【PSoC4心得】psoc 驱动1602!
本来看到坛里有写1602,想换个其他的,但暂时没找到可用的外设,就只好先用这个1602折腾着,顺便发发自己的心得 PSOC使用的确是比较方便,不过刚拿到板准备玩时确发生了一些小问题,发现我的 ......
penny2799 单片机
DA14580DEVKT-B测评汇总贴
活动贴:DA14580DEVKT-B 蓝牙开发套件已到,赶紧带上你的想法来申请! @dianhang DA14580DEVKT-B 蓝牙开发套件开箱 @dontium DA14580DEVKT -----------试用的板子到手了! DA145 ......
okhxyyo 无线连接
CAN通讯的数据格式该如何定义?以什么标准定义?
本帖最后由 Tobey 于 2016-10-2 16:34 编辑 最近需要实现上位机与下位机的CAN通讯,现在双方苦于不知该如何定义数据格式,尤其是传输浮点数据~~ 起初经过讨论直接根据个人主观意愿定 ......
Tobey stm32/stm8
如果给实时时钟DS1302输入一个不存在的时间会发生啥
RT ,比如非闰年来个2月29日什么的,查手册没找到答案。 我其实是想知道mcu给要调校的时间信息做限制的必要性。。 ...
grove_armweak 单片机

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1167  2596  2419  607  2479  53  58  42  24  25 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved