电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531MB729M000BG

产品描述LVPECL Output Clock Oscillator, 729MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小268KB,共15页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

531MB729M000BG概述

LVPECL Output Clock Oscillator, 729MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531MB729M000BG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率729 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.0 7/06
Copyright © 2006 by Silicon Laboratories
Si530/531
晒WEBENCH设计的过程+LED多串设计思路
针对LED设计在之前的学习设计中, 在直流电源12V的输入下,. 环境温度是30度, 设计的比较完善了, 现在再尝试更高层次的修改, 以求对这个LED设计有更好的了解,. 初步设置测试要求, 我们可以设定为 ......
accboy 模拟与混合信号
解读MEMS镜头
据传,谷歌Nexus 5以及OPPO的一款新机将采用MEMS镜头,全新的镜头将带给手机超快的对焦速度以及极低的功耗。因此“MEMS”,这个被广泛忽视了的名词引起了很多手机发烧友的关注。 MEMS传感器: ......
wstt 综合技术交流
【诚聘】德资汽车电子企业
知名德资汽车电子企业诚聘 全球500强企业 诚聘 Sr.FAE 岗位职责: 1.提供电动车功率模块相关技术支持。 2.分析和解决客户端应用技术问题。 任职要求: 1.3年以上该产品应用相关工作经 ......
Anna-Wood 求职招聘
正显的段码屏改为负显,是否要重新开模?
答案是肯定的 段码屏显示模式分为正显跟负显两种,两者的区别在于盒厚不同、液晶配比度、偏光片旋转角度等。 其他两点容易理解,在这里解释下盒厚什么意思:是玻璃粉厚度,也就是衬垫粉厚 ......
晶拓 综合技术交流
组建局域网
ip:172.26.75.50 子网掩码:255.255.255.252 默认网关:172.26.75.49 这种形式如何组建局域网...
hh305 嵌入式系统
基于GD32F350的交通灯系统
本帖最后由 tobot 于 2018-10-19 19:31 编辑 GD32F350作品提交(伪)——基于GD32F350的交通灯系统 这次我本来是颇有信心来完成这套系统的,但很不幸的是一直在外出差,都没时间把设计转化 ......
tobot GD32 MCU

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1767  1646  1654  2261  2367  10  18  17  20  11 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved