电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530WC1354M00DGR

产品描述CMOS/TTL Output Clock Oscillator, 1354MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

530WC1354M00DGR概述

CMOS/TTL Output Clock Oscillator, 1354MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530WC1354M00DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率1354 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压1.89 V
最小供电电压1.71 V
标称供电电压1.8 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
51单片机隔50ms个
...
XJ1423 51单片机
内存泄漏了。。求救。刷子造成的,,。。
我是新学wince的,。。我想做 一个敲方块的游戏。。但当我用HBRUSH刷子CreateSolidBrush 函数时发现内存泄漏了。。。越来越慢。。后来死了。。各位大侠。。帮帮忙。。。我不是一遇到这个问题就 ......
zlhjd 嵌入式系统
单片机控制SC2262IR时地址编码应该怎么接高电平
131859 最近在弄SC2262IR的红外编码通信,上面是我的电路图,在初始的时候我将其中几条地址编码接高电地表示1码,在测试电路的时候发现按键没有按下的时候测得芯片的VCC的电平值居然接近电源 ......
shuijinliuxi 微控制器 MCU
用quartus制作 fpga和 cpld有什么区别?
请教各位,用quartus制作 fpga和 cpld有什么区别?如果各位有现成的fpga和 cpld文件(再简单都可以),能否将文件发上来。小生不胜感激。...
jyym111 FPGA/CPLD
[热门]适于中国市场的LED照明驱动解决方案,2011最新版!!!
:)适合于中国市场的LED照明驱动解决方案,2011最新版!有需要的朋友来下载吧 LED参考设计指南帮助您从容应对各种照明设计挑战! LED参考设计指南是您重要的参考工具书,能够充分满足您的各 ......
EEWORLD社区 模拟与混合信号
基于虚拟现实技术的汽车性能试验系统
1、引言    虚拟样机技术以及虚拟现实技术的出现,改进了传统汽车设计以及试验的方法。    利用虚拟样机技术设计的数字化汽车同复杂多变的虚拟试验环境结合起来,用真实驾驶员进行仿真 ......
zy920 汽车电子

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 928  1819  1252  701  1141  56  40  23  22  3 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved