电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

IDT79RV5000180BS272I

产品描述RISC Microprocessor, 64-Bit, 180MHz, PBGA272, SBGA-272
产品类别嵌入式处理器和控制器    微控制器和处理器   
文件大小282KB,共15页
制造商IDT (Integrated Device Technology)
下载文档 详细参数 全文预览 文档解析

IDT79RV5000180BS272I概述

RISC Microprocessor, 64-Bit, 180MHz, PBGA272, SBGA-272

IDT79RV5000180BS272I规格参数

参数名称属性值
是否无铅含铅
是否Rohs认证不符合
厂商名称IDT (Integrated Device Technology)
零件包装代码BGA
包装说明LBGA,
针数272
Reach Compliance Codecompliant
ECCN代码3A001.A.3
地址总线宽度64
位大小64
边界扫描YES
最大时钟频率90 MHz
外部数据总线宽度64
格式FLOATING POINT
集成缓存YES
JESD-30 代码S-PBGA-B272
JESD-609代码e0
长度29 mm
低功率模式YES
端子数量272
最高工作温度85 °C
最低工作温度-40 °C
封装主体材料PLASTIC/EPOXY
封装代码LBGA
封装形状SQUARE
封装形式GRID ARRAY, LOW PROFILE
峰值回流温度(摄氏度)NOT SPECIFIED
认证状态Not Qualified
座面最大高度1.65 mm
速度180 MHz
最大供电电压3.465 V
最小供电电压3.135 V
标称供电电压3.3 V
表面贴装YES
技术CMOS
温度等级INDUSTRIAL
端子面层TIN LEAD
端子形式BALL
端子节距1.27 mm
端子位置BOTTOM
处于峰值回流温度下的最长时间NOT SPECIFIED
宽度29 mm
uPs/uCs/外围集成电路类型MICROPROCESSOR, RISC
Base Number Matches1

文档解析

这份文档是关于IDT公司(Integrated Device Technology, Inc.)的79RC5000微处理器的技术手册,提供了该64位微处理器的详细技术规格和特性。以下是一些值得关注的技术信息:

  1. 处理器架构:79RC5000是一个64位的多问题(multi-issue)64位微处理器,具有双问题超标量执行核心。

  2. 时钟频率:该处理器支持的时钟频率范围是33MHz至100MHz,流水线频率是输入时钟的2到8倍。

  3. 性能:高性能整数单元可达到330 Dhrystones MIPS(Dhrystone 2.1),浮点加速器支持单精度和双精度操作,性能可达500 MFLOPs。

  4. 缓存系统:具有32KB指令缓存和32KB数据缓存,每个缓存都是2路组相联,支持写回和写直选,具有关键字首缓存未命中处理。

  5. 内存系统:具有高性能的内存系统,包括集成在芯片上的大容量一级缓存和芯片上的二级缓存控制器。

  6. 总线接口:处理器支持高达125MHz的高频64位总线接口,提供高达5.6GB/s的聚合带宽。

  7. MIPS-IV 64位指令集架构(ISA):支持包括3D图形和浮点DSP的复合浮点操作,以及条件移动操作。

  8. TLB(Translation Lookaside Buffer):具有较大的片上TLB。

  9. 电源管理:包括WAIT操作在内的活跃电源管理。

  10. 兼容性:与多种操作系统兼容,包括Windows CE和多种MIPS兼容的实时操作系统。

  11. 温度范围:支持工业和商业温度范围。

  12. 封装技术:使用了特殊的封装技术,以改善高速处理器的热性能,包括223针PGA封装和272针BGA封装。

  13. 信号和接口:文档详细列出了处理器的信号和接口,包括系统接口、时钟/控制接口、中断接口、JTAG接口、初始化接口和二级缓存接口。

  14. 电气特性:提供了详细的电气特性,包括输入/输出电压、电流、电容和功耗等。

  15. 绝对最大额定值:列出了处理器可以承受的应力范围,超出这些范围可能会对设备造成永久性损坏。

  16. 修订历史:文档记录了自1996年1月以来的修订历史,包括对引脚列表、数据表状态、电源消耗和系统接口参数的更新。

文档预览

下载PDF文档
MULTI-ISSUE
64-BIT MICROPROCESSOR
79RC5000
x
x
Dual issue super-scalar execution core
– 250 MHz frequency
– Dual issue floating-point ALU operations with other instruction
classes
– Traditional 5-stage pipeline, minimizes load and branch laten-
cies
x
Single-cycle repeat rate for most floating point ALU
operations
x
High level of performance for a variety of applications
– High-performance 64-bit integer unit achieves 330 dhrystone
MIPS (dhrystone 2.1)
– Ultra high-performance floating-point accelerator, directly
implementing single- and double-precision operations
achieves 500mflops
– Extremely large on-chip primary cache
– On-chip secondary cache controller
x
MIPS-IV 64-bit ISA for improved computation
– Compound floating-point operations for 3D graphics and
floating-point DSP
– Conditional move operations
x
Large on-chip TLB
x
Active power management, including use of WAIT operation
Large, efficient on-chip caches
– 32KB Instruction Cache, 32KB Data Cache
– 2-set associative in each cach
– Virtually indexed and physically tagged to minimize cache
flushes
– Write-back and write-through selectable on a per page basis
– Critical word first cache miss processing
– Supports back-to-back loads and stores in any combination at
full pipeline rate
x
High-performance memory system
– Large primary caches integrated on-chip
– Secondary cache control interface on-chip
– High-frequency 64-bit bus interface runs up to 125MHz
– Aggregate bandwidth of on-chip caches, system interface of
5.6GB/s
– High-performance write protocols for graphics and data
communications
x
Compatible with a variety of operating systems
– Windows™ CE
– Numerous MIPS-compatible real-time operating systems
x
Uses input system clock, with processor pipeline clock
multiplied by a factor of 2-8
x
Industrial and commercial temperature range
Unpacker/Packer
Floating-point Control
The IDT logo is a registered trademark and RC32134, RC32364, RC64145, RC64474, RC64475, RC4650, RC4640, RC4600,RC4700 RC3081, RC3052, RC3051, RC3041, RISController, and RISCore are trade-
marks of Integrated Device Technology, Inc.
PDUJDL' NFRO%
PDUJDL' NFRO%
PDUJDL' NFRO%
PDUJDL' NFRO%
VHUXWDH)
VHUXWDH)
VHUXWDH)
VHUXWDH)
Phase Lock Loop
Data Set A
Store B uffer
SysAD
W rite Buffer
Read Buffer
Data Set B
DB us
Control
Tag
Floating Point Register File
Joint T LB
Coprocessor 0
System /M emory
Control
DVA
Integer Control
AuxTag
L oad Aligner
Integer Register File
Integer/Address Adder
Data T LB Virtual
Shifter/Store Aligner
Logic Unit
AB us
Integer M ultiply, Divide
FPIB us
Address B uffer
Instruction Tag A
ITL B Physical
Instruction Tag B
Instruction Set B
IntIB us
Data Tag A
DT LB Physical
Instruction Select
Integer Instruction Register
FP Instruction Register
Instruction Set A
Floating Point
M Add,Add,Sub, Cvt
Div, SqRt
IVA
PC Increm enter
B ranch Adder
Instruction TL B Virtual
Program Counter
1 of 15
2001 Integrated Device Technology, Inc.
April 10, 2001
DSC 5719

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 80  471  245  288  2895  17  41  19  43  29 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved