电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530BB1365M00DGR

产品描述LVDS Output Clock Oscillator, 1365MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

530BB1365M00DGR概述

LVDS Output Clock Oscillator, 1365MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530BB1365M00DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率1365 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
使用ADSP-CM402FSINC滤波器和AD7401A实现隔离式电机控制反馈
使用ADSP-CM402F_ADSP-CM403F_ADSP-CM407F_ADSP-CM408F SINC滤波器和AD7401A实现隔离式电机控制反馈 ...
蓝雨夜 ADI 工业技术
串口通信(模拟键盘输入):往串口发送数据12345,到了设备上就变成了1122334455,
使用串口转ps2连接线进行电脑与设备之间的连接,使用java往串口上面写数据,也使用了串口调试精灵或AccessPort进行测试,发送数据123456,可到了设备上变成了112233445566了,每个字符到了设备上 ......
bingzhongbing 嵌入式系统
TI 工程师有关运放参数的详细解释和分析
本帖最后由 qwqwqw2088 于 2018-6-21 20:57 编辑 运放参数的详细解释和分析 359877359878 点击下载观看: 运放参数的详细解释和分析 ...
qwqwqw2088 模拟与混合信号
再见2019,你好2020!
时间过得很快,快到好多想做的事情没有来得及做,2019年就过去了,这是我的第一次发帖,想了想,总结一下过去这一年自己的经历,同时展望一下未来: 2019年对于自己来说,锻炼了许多,也 ......
CasonFeng 聊聊、笑笑、闹闹
求问共阴数码管应该如何修改电阻值才能让他亮
如题,求解这个问题,P0口接上拉10k电阻,然后接到数码管段选端。求解如何修改电阻阻值?...
spaceyqy 嵌入式系统
基于zigbee套件,怎么具体构建一局域网络
我们想用下面这样一个现成套件做一个zigbee网络,请问接下来我们还需要具体做什么!!?像传感器那些设备要怎么连接上去啊!!?我们刚开始实习的!! 一、系统概述 成都感智信息技术有限 ......
zsshu1013 无线连接

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2107  1843  932  2083  1514  18  40  47  6  5 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved