电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530MC1052M00DGR

产品描述LVPECL Output Clock Oscillator, 1052MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

530MC1052M00DGR概述

LVPECL Output Clock Oscillator, 1052MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530MC1052M00DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率1052 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
【树莓派Pico测评】ADC采集
本帖最后由 1nnocent 于 2021-3-29 15:55 编辑 发现一个不一样的地方,就是板子上没有基准电压的芯片, 所以板子的基准电压是通过开关电源的3.3V经过一阶RC滤波(R7、R9和C13)得到的电压 ......
1nnocent DIY/开源硬件专区
求助,找一篇外文文献
在赶毕业设计论文,关于高温高压染色机的温度模糊控制系统,现在要找一片外文文献翻译,找不到啊,好不容易找到一篇,36欧元,还是国人写的,所以我来这看看,大佬们救救我啊,时间不够了 ...
高PING战士 传感器
常用器件选型表09.05版 转载
嗯,转载的,版权归原作者所有哈...
aiwenzx 模拟电子
如何根据元件尺寸来画PCB封装,自己画封装是否要添加3D
如例: 201921 我画个1.2mm*2mm 的框图,再画0.2*0.4 的引脚,根据引脚间距摆放 就行了么,还需要些什么步骤,我画出来的图这样 怎么感觉不对啊201923 ...
pengbiao1210 PCB设计
请问4接口的OLED中SCL和SDA接STM32F103C8T6的哪两个脚啊
如题,4接口的OLED中SCL和SDA接STM32F103C8T6的哪两个脚,OLED为0.96寸的12864OLED,找了半天都没找到,只能来这里求助各位大神啦~ ...
zhuuu stm32/stm8
项目转包:INTOUCH软件开发(近百万)
实时/历史数据库 数据库前端工具 Web 发布服务器 Web 发布客户端 InTouch 开发版软件 Dream Report 报表工具 基于上面的工具,进行开发。把泵站的数据及时传输显示上来。有意者请和我 ......
6565 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 825  2765  1095  2682  2055  36  32  24  43  16 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved