电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530BB1003M00DGR

产品描述LVDS Output Clock Oscillator, 1003MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

530BB1003M00DGR概述

LVDS Output Clock Oscillator, 1003MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530BB1003M00DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率1003 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
便携式人体运动生理参数监测仪 设计方案
1)控制器单元:中央控制单元采用了具有超低功耗的16位微控制器MSP430F4270,其片内集成有5通道16位Σ-ΔA/D转换模块、32kB的FLASH ROM和8kB的数据RAM,且2个串行通信。采用F4270作为本系统的中 ......
Aguilera 微控制器 MCU
请教cc2430中CSP的使用
在cc2430的CSP中,有一个寄存器是CSPCTRL,最后一位为CPU_CTRL,其它6位是保留位。有没有人知道这一位的具体意义,什么时候高,什么时候低?在使用CSP前怎样设置?...
zhaofei057 嵌入式系统
急求TRF7960芯片中文资料与ISO15693和ISO14443A中文资料
我现在正在做一个基于RTF7960的多协议IC读卡器,需要一些中文资料,同时请求高手指教,我的qq:2216054168,希望高手指教。...
971626996 微控制器 MCU
J_Link 故障
J_Link 一上电,指示灯就不停地闪烁,下载时提示没有发现J_Link,怎么解决啊...
qiuzhi339 stm32/stm8
ATMEL主体电子组件手册
Atmel主导的主体电子IC项目可替代所有标准的汽车电子功能IC。通用型智能BCDMOS负载驱动系列完善了Atmel的汽车产品线。Atmel的创新型混合信号BCD-on-SOI技术赋予了SoC应用最大集成和高温工作能力...
frozenviolet 电源技术
雷达技术的进步和驾驶舱内感应技术的发展
采用毫米波技术的雷达传感器为多类驾驶舱内监控应用提供了高精度和灵活性,由于其尺寸较小,可以轻松和隐藏式的集成到车辆中。 502379 汽车制造商在将雷达传感器技术部署到车外使用方面取 ......
Jacktang 模拟与混合信号

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1665  1827  374  467  979  22  43  6  2  16 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved