电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531UC150M000DGR

产品描述CMOS/TTL Output Clock Oscillator, 150MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

531UC150M000DGR概述

CMOS/TTL Output Clock Oscillator, 150MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531UC150M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率150 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
《全数字TI方案电源》PCB第二板(就叫V1.1版吧)--图片
板子回来好长时间了,今天找了个相机,现发上来。 87536 87537 87538 本帖最后由 dontium 于 2012-5-20 15:23 编辑 ]...
dontium DIY/开源硬件专区
求助电阻应变式传感器输出电压放大后的积分电路
全桥式电阻应变式传感器输出电压经放大后如何进行积分设计,需要电路设计,实现积分过程,完成称重。小弟菜鸟,哪位高手给指导一线,谢谢了,版主进来给看看。...
by11923 微控制器 MCU
我是菜鸟,想参加编程培训,不知是否有效果?请各位给点意见!
我是菜鸟,想参加编程培训,不知是否有效果?请各位给点意见! (深圳市计算机行业协会培训中心) 或者其他甚么好的机构推荐,谢谢!...
linxiuhua 嵌入式系统
请问各位大虾,ARM与DSP的主要区别是什么?
公司让我做ARM,请问大家,ARM与DSP的区别与联系。...
2019230 ARM技术
WINCE u盘的问题!
请问各位:wince如何在刚开机就识别插在上面的U盘!我的平台是S3C2440+WINCE5。0...
andyli 嵌入式系统
在PSspice中用KLM模型对超声波换能器进行仿真
在使用KLM模型对超声波换能器进行仿真的时候在论文里看见的那个模型参数里有以一个参数是复变量不知道该怎么设置,然后那个KLM模型中那个有损声学传输线在PSpice中怎么设置呀?求大神指教...
tjuamaoyang ST传感器与低功耗无线技术论坛

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2775  1890  1924  157  1151  22  44  46  32  10 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved