电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530EB201M000DG

产品描述LVPECL Output Clock Oscillator, 201MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

530EB201M000DG概述

LVPECL Output Clock Oscillator, 201MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530EB201M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率201 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
基于“柔性测试”技术的军工测试系统设计
作者:高天虹 汪海波 北京中科泛华测控技术有限公司 来源:电子产品世界 现代军工测试系统面临的新挑战 现代军工行业特点要求我们在搭建测试系统时,需要充分考虑其对以下几方面的需求。 ......
安_然 测试/测量
VxWorks中播放音频文件
我最近在学习vxworks,已经安装好了虚拟机,虚拟机的声卡用的是pc机的声卡,现在我想尝试着让vxworks 播放.wav 等音频文件。根据vxworks里介绍的说对设备的操作就是对文件的操作,于是我就想打 ......
99186329 实时操作系统RTOS
用VHDL设计一个倒计时计数器,预置一个四位十进制数
有冇朋友EDA编程叻噶??帮帮手啊·~~ ,每个时钟脉冲到来减1,减到0即停止,发出时间到的报警信号。报警时,用50hz驱动蜂鸣器,发出报警声音。只提供一个1khz信号的时钟信号。(即要 ......
gouri 嵌入式系统
allegro中查看阻抗
请问在allegro中怎么查看某一对差分信号,和单端信号的阻抗是多少欧呢? ...
xiaoxiao2211 PCB设计
一个月前被某人将老底翻了出来,今天终于打算报复下 HOHO
一个月前,某天早晨,照常喝着豆浆,吃着油条,突然被一个帖子差点噎住,晕,我被某人曝光啦。 这是证据:https://bbs.eeworld.com.cn/thread-81809-1-1.html 于是,酝酿许久,终于准备开 ......
soso 聊聊、笑笑、闹闹
请即参加美国国家半导体WEBENCH 积分赢大奖 - 赢取iPHONE 手机及 Macbook!
活动介紹: 您想在分秒间完成一款无懈可击的电源设计吗,只要选用美国国家半导体WEBENCH®设计工具和易于使用且性能卓越的SIMPLE SWITCHER®系列产品,必定能够达到目的。 请即参加 ......
EEWORLD社区 电源技术

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1205  805  2852  2843  301  22  54  7  41  11 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved