电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531WC114M000DG

产品描述CMOS/TTL Output Clock Oscillator, 114MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

531WC114M000DG概述

CMOS/TTL Output Clock Oscillator, 114MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531WC114M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率114 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压1.89 V
最小供电电压1.71 V
标称供电电压1.8 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
关于C51奇怪的问题
我用keil的软件仿真运行如下代码 void main { unsigned int t; t = 0x8000 + 0x5555; *(unsigned char *)t = 0xaa; } t = 0x8000 + 0x5555这条语句不执行。只能执行*(unsign ......
wrathydra 嵌入式系统
青越锋功能介绍——智能元器件推挤
高科技术,日益发展,套用老路子,沿用旧框架,堆积不合理、不严谨的数据模型,最终是发展不起来的,是要被淘汰的。 在PCB设计领域,从人性化的角度来讲,某些PCB设计软件却是是OK的,但是设 ......
tsingyue PCB设计
硬件工程师有考证的么 ?
据说硬件工程师是可以考证的吧,但是怎么考用处大么? ...
自由达人 PCB设计
能否用vs开发wince的应用程序啊?
非常着急!!!请高手讲解!!! 最好能发一个串口的例子,万分感谢!!! 我的邮箱kunta0089@sina.com...
seaskywd 嵌入式系统
LED光衰产生原因
LED产品的光衰就是光在传输中的讯号减弱,而现阶段全球LED大厂们做出的LED产品光衰程度都不同,大功率LED同样存在光衰,这和温度有直接的关係,主要是由芯片、萤光粉和封装技术决定的。 ......
czf0408 LED专区
【树莓派3B+测评】与8266通信
本帖最后由 icefire2012 于 2018-10-7 19:01 编辑 这一篇是树莓派与ESP8266的通信。 简单的示意图如下: 381113 手机作为AP,树莓派和ESP8266分别连接到该热点上 ......
icefire2012 单片机

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1951  2092  1618  2422  663  40  43  33  49  14 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved