电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531NB388M000DGR

产品描述LVDS Output Clock Oscillator, 388MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

531NB388M000DGR概述

LVDS Output Clock Oscillator, 388MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531NB388M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率388 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
CMOS集成电路的性能及特点
CMOS集成电路的性能及特点...
fighting 模拟电子
手持设备中的FM功能设计与实现
本文介绍如何在嵌入式系统中实现调频收音功能,重点阐述FM芯片TEA5760的工作原理、硬软件设计及要点,并给出了测试结果。该方案具有高性能、低成本、体积小、控制方便等优点,适合应用于手机 ......
Jacktang 无线连接
2812搜查令+TMS320F2812原理与开发
影印版,适合不想花钱的和懒的翻书的人下。 74763 74764 下载地址74765...
ahuang227 微控制器 MCU
面试绝招:别做只回答的被动求职者
面试时你最怕回答不出招聘方的问题,我有过此类经历,我敢肯定每个人都有过这样的恐惧,这再正常不过。如果我告诉你,用上我接下来要透露的绝招,面试一定会成功,你会相信吗?让你能答对所有问 ......
eeleader 工作这点儿事
【问TI】AM3517 调试需用什么仿真器?
现在使用Am3517,在调试nand flash的时候遇到了一些问题,想要用jtag来查看一下寄存器,请问要选用哪种仿真器,xds510是否可以?...
ch0721 单片机
MSP430 LaunchPad的IO接口为什么那么少
MSP430F5529 Launchpad 的IO口怎么这么少?才46个I/O口,但是MS袱唬递舅郛矫店蝎锭莽P430f5529数据手册上写有80个引脚 63个I/O口,这Launch Pad只引出36个,其他的呢?岂不是浪费了? 求大神指 ......
本站帐号 微控制器 MCU

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 71  1508  1776  465  1553  39  18  1  6  43 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved