电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531WB188M000DGR

产品描述CMOS/TTL Output Clock Oscillator, 188MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

531WB188M000DGR概述

CMOS/TTL Output Clock Oscillator, 188MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531WB188M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率188 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压1.89 V
最小供电电压1.71 V
标称供电电压1.8 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
限流型过流保护电路问题 块疯了 救我啊
75629 谁能告诉我 为什么开始u0不变 最后变成零了...
bin123186 模拟电子
MEMS技术概述
MEMS技术概述...
lorant FPGA/CPLD
职场人生感悟
多年职场生涯最终成功与否,并不是最关键,关键的是用正确的心态做正确的事情,把它做好。也许我的经典职场人生感悟能给后来人一些启发。 感悟一:好工作的定义 人都是要 ......
绿茶 工作这点儿事
学模拟 + ADC的非线性度
本帖最后由 dontium 于 2015-1-23 11:42 编辑 前些日子用了一款MCU自带的ADC,标称为16位SAR ADC。 使用过程中,遇到很多问题。厂商的技术支持,代理的技术支持都不给力,又是放狗又是度娘的 ......
azhiking 模拟与混合信号
瑞萨中国论坛见闻
12月2日上午阿牛哥去北京万达索菲特酒店参加瑞萨中国论坛,下午参加瑞萨电子V850ES/JX3-L 学习套件体验讲座,了解世界占有率第一的32位MCUV850 新产品,看看瑞萨电子汽车电子产品,智能电表, ......
jameswangsynnex 测试/测量
请教一个Cadence瞬态仿真的问题
电路是verilogA编写的理想14bitADC接理想14bitDAC的电路,clk频率50MHz,输入的sin源频率8.337402MHz。仿真时间3us,可以得到正确的波形;仿真时间125us时,初始几十微秒的波形都是直线;仿真精 ......
eeleader-mcu FPGA/CPLD

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2484  1219  1891  307  447  51  25  39  7  9 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved